一种可降低恒流源内晶体管功耗的电路制造技术

技术编号:40029901 阅读:31 留言:0更新日期:2024-01-16 18:04
本发明专利技术公开了一种可降低恒流源内晶体管功耗的电路,包括恒流源、减法器、乘法器以及PWM电源;所述恒流源包括晶体管,所述PWM电源的输出电压为所述晶体管的供电电压;所述减法器用于输出晶体管集电极和发射极的电压差,所述乘法器用于输出晶体管集电极电流与所述电压差的乘积,所述PWM电源用于根据所述乘积调节其输出电压。本发明专利技术可以自动降低晶体管的内部功耗,提高了恒流源的输出效率。

【技术实现步骤摘要】

本专利技术涉及电子电路,更具体的说是涉及一种可降低恒流源内晶体管功耗的电路


技术介绍

1、大功率晶体管在构成恒流源电路时,其输出电流是恒定的,但其输出电压却随负载电阻的变化而变化。当负载电阻较小时,电压大部分被分配到大功率晶体管集电极和发射极之间,由此引起晶体管产生很大内部功耗。晶体管内部功耗的增加会导致晶体管发热,其不仅容易造成晶体管损坏还会降低恒流源的输出效率。

2、因此,如何降低恒流源内晶体管功耗是本领域技术人员亟需解决的问题。


技术实现思路

1、有鉴于此,本专利技术的目的是提供一种可降低恒流源内晶体管功耗的电路。为了实现上述目的,本专利技术采用如下技术方案:

2、一种可降低恒流源内晶体管功耗的电路,包括:恒流源、减法器、乘法器以及pwm电源;

3、所述恒流源包括第一运算放大器、晶体管、负载电阻以及取样电阻;

4、所述减法器包括第二运算放大器、第一电阻、第二电阻、第三电阻以及第四电阻;

5、所述第一运算放大器的输出端与所述晶体管的基极相连;<本文档来自技高网...

【技术保护点】

1.一种可降低恒流源内晶体管功耗的电路,其特征在于,包括:恒流源、减法器、乘法器以及PWM电源;

2.根据权利要求1所述的一种可降低恒流源内晶体管功耗的电路,其特征在于,所述第一电阻与所述第三电阻的阻值相同;

3.根据权利要求2所述的一种可降低恒流源内晶体管功耗的电路,其特征在于,采用以下公式计算所述第二运算放大器的输出电压:

4.根据权利要求1所述的一种可降低恒流源内晶体管功耗的电路,其特征在于:所述PWM电源的输出随输入的增加而减小。

5.根据权利要求1-4任意一项所述的一种可降低恒流源内晶体管功耗的电路,其特征在于:所述PWM电源的最...

【技术特征摘要】

1.一种可降低恒流源内晶体管功耗的电路,其特征在于,包括:恒流源、减法器、乘法器以及pwm电源;

2.根据权利要求1所述的一种可降低恒流源内晶体管功耗的电路,其特征在于,所述第一电阻与所述第三电阻的阻值相同;

3.根据权利要求2所述的一种可降低恒流源内晶体管功耗的电路,其特征在于,采用以下公式计算所述第二运算放大器的输出电压:

4.根据权利要求1所述的一种可降低恒流源内晶体管功耗的电路,其特征在于:所...

【专利技术属性】
技术研发人员:蒲鑫黄丫蔡长青徐航刘越王远田小建
申请(专利权)人:长春工程学院
类型:发明
国别省市:

网友询问留言 已有0条评论
  • 还没有人留言评论。发表了对其他浏览者有用的留言会获得科技券。

1