【技术实现步骤摘要】
本申请涉及半导体芯片验证的,尤其是涉及一种芯片验证方法、装置、设备及存储介质。
技术介绍
1、risc-v作为一种开放指令集架构,在计算机科学和半导体行业取得了快速发展,开放性、可定制性和简洁性使得risc-v指令集架构成为创新和合作的推动力。对risc-v设计进行验证以发现和纠正设计缺陷,是确保芯片功能正确性和可靠性的关键步骤。然而,在risc-v芯片设计和验证过程中,验证的速度和效率成为一项重要的挑战。
2、目前,现有技术通常采用jtag(joint test action group)接口来与risc-v芯片进行通信和调试。上位机通过usb转jtag连接到risc-v芯片的通信接口,上位机是指与risc-v芯片或嵌入式系统进行通信和控制的计算机或主机系统,risc-v芯片内部模块将jtag协议转换成内部调试总线协议,实现上位机与risc-v芯片的通信及调试。
3、在高速调试场景下,验证工程师需要更快速和高效的通信接口来实现对risc-v芯片的验证,以确保验证过程的准确性和效率,但是jtag协议是一种复杂的串
...【技术保护点】
1.一种芯片验证方法,其特征在于,所述方法应用于芯片验证系统,所述芯片验证系统包括编解码单元和寄存器单元,所述芯片验证系统还包括用于与芯片进行通信的上位机;
2.根据权利要求1所述的方法,其特征在于,所述芯片验证系统还包括协议转换单元,所述上位机将所述验证指令发送至所述编解码单元包括:
3.根据权利要求2所述的方法,其特征在于,所述芯片验证系统还包括控制单元和存储单元,所述将解码后的所述验证指令发送至所述寄存器单元之后,还包括:
4.根据权利要求3所述的方法,其特征在于,所述存储单元为动态随机存储器,用于对所述寄存器单元处理的所述验
...【技术特征摘要】
1.一种芯片验证方法,其特征在于,所述方法应用于芯片验证系统,所述芯片验证系统包括编解码单元和寄存器单元,所述芯片验证系统还包括用于与芯片进行通信的上位机;
2.根据权利要求1所述的方法,其特征在于,所述芯片验证系统还包括协议转换单元,所述上位机将所述验证指令发送至所述编解码单元包括:
3.根据权利要求2所述的方法,其特征在于,所述芯片验证系统还包括控制单元和存储单元,所述将解码后的所述验证指令发送至所述寄存器单元之后,还包括:
4.根据权利要求3所述的方法,其特征在于,所述存储单元为动态随机存储器,用于对所述寄存器单元处理的所述验证数据执行缓存操作。
5.根据权利要求3所述的方法,其特征在于,所述协议转换单元、所述...
【专利技术属性】
技术研发人员:金晶,周斌,
申请(专利权)人:无锡亚科鸿禹电子有限公司,
类型:发明
国别省市:
还没有人留言评论。发表了对其他浏览者有用的留言会获得科技券。