一种具有快速锁定频率功能的锁相环电路制造技术

技术编号:39928041 阅读:8 留言:0更新日期:2024-01-08 21:34
本技术公开了一种具有快速锁定频率功能的锁相环电路,包括由PLL芯片组成的外围电路与第一环路滤波器LPF1、第一环路振荡器VCO1组成第一路锁相环,且同时与第二环路滤波器LPF2、第二环路压控振荡器VCO2组成第二路锁相环,第一路锁相环与第二路锁相环电路完全相同。PLL芯片输出一个电压信号同时进入第一路锁相环、第二路锁相环,对PLL芯片外加电压控制振荡频率,通过N分频技术,产生PLL内部寄存器所需配置的参数,控制单元通过SPI总线对PLL芯片的寄存器进行写操作控制,快速实现对频率的控制合成。具有成本低,精度高,稳定性强,相位噪声低等优点。

【技术实现步骤摘要】

本技术涉及一种无线通信电路的反馈控制电路,特别涉及一种具有快速锁定频率功能的锁相环电路


技术介绍

1、锁相环(phase locked loop,简称pll)作为一种典型的反馈控制电路,利用外部输入信号控制环路内部信号的频率和相位,产生高频本振信号,实现收发机信号的发射、调频信号解调等方面,是无线通信射频收发系统的关键部件之一,锁相环的优良性能是保证高质量通信的前提。


技术实现思路

1、鉴于实际生产需要,本技术提出了一种具有快速锁定频率功能的锁相环电路,具体技术方案是,一种具有快速锁定频率功能的锁相环电路,包括由pll芯片组成的外围电路、第一环路滤波器lpf1、第一环路压控振荡器vco1、第二环路滤波器lpf2、第二环路压控振荡器vco2,其特征在于: pll芯片组成的外围电路、第一环路滤波器lpf1、第一环路压控振荡器vco1单向连接成第一路锁相环,pll芯片组成的外围电路、第二环路滤波器lpf2、第二环路压控振荡器vco2单向连接成第二路锁相环,第一路锁相环与第二路锁相环电路完全相同。

2、所述pll芯片组成的外围电路的pll芯片选用sky72312-11芯片。

3、电路连接为,所述的第一环路滤波器lpf1由电阻r19、r13、r221、 r223,电容c68、c340、c341、c342、c348组成,电容c342、电阻r223、电容c341并联一端连接pll芯片6脚,c342另一端接地,电阻r223和电容c341另一端接r13,r13另一端接c348和c68,c348另一端接地,c68另一端接电阻r221和r19一端,电阻r221另一端接pll芯片6脚,电阻r19另一端连接电容c340和磁珠l95,电容c340另一端接地,l95另一端连接第一环路压控振荡器vco1一端,第一环路压控振荡器vco1另一端串接电容c333、并接电阻r214,电容c333另一端接pll芯片3脚,电阻r214另一端接电容c335和地,c335另一端接pll芯片4脚;所述的第二环路滤波器lpf2由电阻r33、r37、r222、r220,电容c75、c337、c338、c339、c347组成,电路连接为,电容c337、电阻r222,电容c338一端并联连接pll芯片17脚,c337另一端接地,电阻r222和电容c338另一端接r33,r33另一端接c347和c75,c347另一端接地,c75另一端接电阻r220、电阻r220另一端接pll芯片6脚,电阻r37另一端连接电容c339和磁珠l94,电容c339另一端接地,磁珠l94另一端连接第二环路压控振荡器vco2一端,第二环路压控振荡器vco2另一端串接电容c334、并接电阻r219,电容c334另一端接pll芯片20脚,电阻r219另一端接电容c336和地,电容c336另一端接pll芯片19脚;pll芯片的10脚接时钟电路电容c349的一端,1脚、22脚、分别通过电容c329、电容c330接地,9脚、14脚并接、分别通过电容c343、电容c344接地,8脚、13脚、15脚、31脚,33脚接地,7脚连接二极管v54的阳极、二极管的阳极连接电容c332和电阻r212一端,电容c332的另一端接地,电阻r212的另一端连接磁珠l92和电容c325、电阻r209的一端,电容c325的另一端接地,磁珠l92的另一端接3.3v电压,电阻r209的另一端接 pll芯片的27脚、电阻r210,电阻r210的另一端接二极管v55阳极、通过电容c331接地并连接到控制单元,二极管v55阴极连pll芯片的16脚,pll芯片的12脚、21脚和2脚并接电容c533、电容c532和电阻r296的一端,电容c533和 c532另一端并联接地,电阻r296的另一端接电阻r297一端,r297的另一端接3.3v电压,pll芯片的5脚和18脚并接电容c328、电容c327和电阻r221的一端,电容c328和c327的另一端接地,电阻r221的另一端连接磁珠l93,磁珠l93的另一端连接5v电压,pll芯片的3脚通过电容c333、电阻r214接地,pll芯片的4脚通过电容c335接地,控制单元与pll芯片的24脚、25脚、26脚、28脚、29脚和30脚相连接,作为第一路锁相环与第二路锁相环总线的接口。

4、本技术的技术效果是,可以同时实现两路频率的合成,具有成本低,锁定频率速度快,精度高,稳定性强,相位噪声低等优点。

本文档来自技高网...

【技术保护点】

1.一种具有快速锁定频率功能的锁相环电路,包括由PLL芯片组成的外围电路、第一环路滤波器LPF1、第一环路压控振荡器VCO1、第二环路滤波器LPF2、第二环路压控振荡器VCO2,其特征在于: PLL芯片组成的外围电路、第一环路滤波器LPF1、第一环路压控振荡器VCO1单向连接成第一路锁相环,PLL芯片组成的外围电路、第二环路滤波器LPF2、第二环路压控振荡器VCO2单向连接成第二路锁相环,第一路锁相环与第二路锁相环电路完全相同。

2.如权利要求1所述的一种具有快速锁定频率功能的锁相环电路,其特征在于:所述PLL芯片组成的外围电路的PLL芯片选用SKY72312-11芯片。

3.如权利要求1所述的一种具有快速锁定频率功能的锁相环电路,其特征在于:电路连接为,所述的第一环路滤波器LPF1由电阻R19、R13、R221、 R223,电容C68、C340、C341、C342、C348组成,电容C342、电阻R223、电容C341并联一端连接PLL芯片6脚,C342另一端接地,电阻R223和电容C341另一端接R13,R13另一端接C348和C68,C348另一端接地,C68另一端接电阻R221和R19一端,电阻R221另一端接PLL芯片6脚,电阻R19另一端连接电容C340和磁珠L95,电容C340另一端接地,L95另一端连接第一环路压控振荡器VCO1一端,第一环路压控振荡器VCO1另一端串接电容C333、并接电阻R214,电容C333另一端接PLL芯片3脚,电阻R214另一端接电容C335和地,C335另一端接PLL芯片4脚;所述的第二环路滤波器LPF2由电阻R33、R37、R222、R220,电容C75、C337、C338、C339、C347组成,电路连接为,电容C337、电阻R222,电容C338一端并联连接PLL芯片17脚,C337另一端接地,电阻R222和电容C338另一端接R33,R33另一端接C347和C75,C347另一端接地,C75另一端接电阻R220、电阻R220另一端接PLL芯片6脚,电阻R37另一端连接电容C339和磁珠L94,电容C339另一端接地,磁珠L94另一端连接第二环路压控振荡器VCO2一端,第二环路压控振荡器VCO2另一端串接电容C334、并接电阻R219,电容C334另一端接PLL芯片20脚,电阻R219另一端接电容C336和地,电容C336另一端接PLL芯片19脚;PLL芯片的10脚接时钟电路电容C349的一端,1脚、22脚、分别通过电容C329、电容C330接地,9脚、14脚并接、分别通过电容C343、电容C344接地,8脚、13脚、15脚、31脚,33脚接地,7脚连接二极管V54的阳极、二极管的阳极连接电容C332和电阻R212一端,电容C332的另一端接地,电阻R212的另一端连接磁珠L92和电容C325、电阻R209的一端,电容C325的另一端接地,磁珠L92的另一端接3.3V电压,电阻R209的另一端接 PLL芯片的27脚、电阻R210,电阻R210的另一端接二极管V55阳极、通过电容C331接地并连接到控制单元,二极管V55阴极连PLL芯片的16脚,PLL芯片的12脚、21脚和2脚并接电容C533、电容C532和电阻R296的一端,电容C533和 C532另一端并联接地,电阻R296的另一端接电阻R297一端,R297的另一端接3.3V电压,PLL芯片的5脚和18脚并接电容C328、电容C327和电阻R221的一端,电容C328和C327的另一端接地,电阻R221的另一端连接磁珠L93,磁珠L93的另一端连接5V电压,PLL芯片的3脚通过电容C333、电阻R214接地,PLL芯片的4脚通过电容C335接地,控制单元与PLL芯片的24脚、25脚、26脚、28脚、29脚和30脚相连接,作为第一路锁相环与第二路锁相环总线的接口。

...

【技术特征摘要】

1.一种具有快速锁定频率功能的锁相环电路,包括由pll芯片组成的外围电路、第一环路滤波器lpf1、第一环路压控振荡器vco1、第二环路滤波器lpf2、第二环路压控振荡器vco2,其特征在于: pll芯片组成的外围电路、第一环路滤波器lpf1、第一环路压控振荡器vco1单向连接成第一路锁相环,pll芯片组成的外围电路、第二环路滤波器lpf2、第二环路压控振荡器vco2单向连接成第二路锁相环,第一路锁相环与第二路锁相环电路完全相同。

2.如权利要求1所述的一种具有快速锁定频率功能的锁相环电路,其特征在于:所述pll芯片组成的外围电路的pll芯片选用sky72312-11芯片。

3.如权利要求1所述的一种具有快速锁定频率功能的锁相环电路,其特征在于:电路连接为,所述的第一环路滤波器lpf1由电阻r19、r13、r221、 r223,电容c68、c340、c341、c342、c348组成,电容c342、电阻r223、电容c341并联一端连接pll芯片6脚,c342另一端接地,电阻r223和电容c341另一端接r13,r13另一端接c348和c68,c348另一端接地,c68另一端接电阻r221和r19一端,电阻r221另一端接pll芯片6脚,电阻r19另一端连接电容c340和磁珠l95,电容c340另一端接地,l95另一端连接第一环路压控振荡器vco1一端,第一环路压控振荡器vco1另一端串接电容c333、并接电阻r214,电容c333另一端接pll芯片3脚,电阻r214另一端接电容c335和地,c335另一端接pll芯片4脚;所述的第二环路滤波器lpf2由电阻r33、r37、r222、r220,电容c75、c337、c338、c339、c347组成,电路连接为,电容c337、电阻r222,电容c338一端并联连接pll芯片17脚,c337另一端接地,电阻r222和电容c338另一...

【专利技术属性】
技术研发人员:武泽东王远杨腾腾尚梦瑶刘泽来张财元刘武超
申请(专利权)人:天津七一二移动通信有限公司
类型:新型
国别省市:

网友询问留言 已有0条评论
  • 还没有人留言评论。发表了对其他浏览者有用的留言会获得科技券。

1
相关领域技术
  • 暂无相关专利