一种减制造技术

技术编号:39865888 阅读:6 留言:0更新日期:2023-12-30 12:56
本实用新型专利技术提供了一种减

【技术实现步骤摘要】
一种PIN的显示面板绑定阻值测试装置


[0001]本技术涉及显示面板绑定阻值测试
,具体涉及一种减
PIN
的显示面板绑定阻值测试装置


技术介绍

[0002]FOG(FPC on Glass)
绑定和
COG(Chip on Glass)
绑定是
LCM
显示屏的命门工序,
FOG

FPC
通过
ACF(anisotropic conductive film
各向异性导电膜
)
被直接绑定在
LCD

,COG

IC
通过
ACF(anisotropic conductive film
各向异性导电膜
)
被直接绑定在
LCD
上;该绑定阻值测试值会影响产品良率

由于
IC
发展越来越向小
pitch
,小
gap
发展,现市面上
LCM
显示屏出现下沉式

窄边框和低成本的设计趋势,由此而形成的对
COG
设备,
COG
技术越来越高的要求,出现了越来越多的减少显示面板
PIN
的设计,以为精密面板设计预留空间,可提高生产良率

[0003]同时由此引发的其他问题也会随之暴露出来,所以也对
COGr/>工艺技术提出了更高的要求

同时也对
COG
绑定阻值的管控与检测方法提出了更高的要求

现在市面上的减少显示面板
PIN
的设计方案,虽然预留更多空间,但是由于在减少显示面板
PIN
后,
FOG、COG
绑定阻值测试的引脚也相应减少,影响面板的
FOG、COG
绑定阻值测试,进而影响产品良率

[0004]有鉴于此,提出本申请


技术实现思路

[0005]本技术公开了一种减
PIN
的显示面板绑定阻值测试装置,能有效解决现有技术中的减少显示面板
PIN
的设计方案,虽然预留更多空间,但是由于在减少显示面板
PIN
后,
FOG、COG
绑定阻值测试的引脚也相应减少,影响面板的
FOG、COG
绑定阻值测试,进而影响产品良率

[0006]本技术公开了一种减
PIN
的显示面板绑定阻值测试装置
,
包括
COG
绑定区域组件
、FOG
绑定区域组件
、FPC
测试点组件

绑定阻值量测电路

以及电阻测量表;
[0007]其中,所述
FOG
绑定区域组件包括第一电阻

第二电阻

以及第三电阻,所述
COG
绑定区域组件的第一端与所述第一电阻的一端电气连接,所述
COG
绑定区域组件的第二端与所述第二电阻的一端

所述第三电阻的一端电气连接,所述第一电阻的另一端

所述第二电阻的另一端和所述第三电阻的另一端与所述
FPC
测试点组件电气连接,所述
FPC
测试点组件与所述绑定阻值量测电路的输入端电气连接,所述绑定阻值量测电路的输出端与所述电阻测量表电气连接;
[0008]其中,所述绑定阻值量测电路配置为减少显示面板实际测试的误差

[0009]优选地,所述
COG
绑定区域组件包括第四电阻

以及第五电阻,其中,所述第四电阻的一端与所述第五电阻的一端电气连接,所述第四电阻的另一端与所述第一电阻的一端电气连接,所述第五电阻的另一端与所述第二电阻的一端

第三电阻的一端电气连接

[0010]优选地,所述
FPC
测试点组件包括第一测试点

第二测试点以及第三测试点,其中,
所述第一电阻的另一端与所述第一测试点电气连接,所述第二电阻的另一端与所述第二测试点电气连接,所述第三电阻的另一端与所述第三测试点电气连接,所述第一测试点

所述第二测试点和所述第三测试点分别与所述绑定阻值量测电路的输入端电气连接

[0011]优选地,所述绑定阻值量测电路包括第一测量电路

以及第二测量电路,其中,所述
FPC
测试点组件的一端与所述第一测量电路的第一端

所述第二测量电路的第一端电气连接,所述第一测量电路的第二端与所述电阻测量表的第一正极电气连接,所述第二测量电路的第二端与所述电阻测量表的第二正极电气连接,所述第一测量电路的第三端与所述电阻测量表的第一负极电气连接,所述第二测量电路的第三端与所述电阻测量表的第二负极电气连接,所述第一测量电路的第四端

所述第二测量电路的第四端与所述
FPC
测试点组件的另一端电气连接

[0012]优选地,所述第一测量电路包括第六电阻

以及第七电阻,其中,所述
FPC
测试点组件的一端与所述第六电阻的一端电气连接,所述第六电阻的另一端与所述电阻测量表的第一正极电气连接,所述电阻测量表的第一负极与所述第七电阻的一端电气连接,所述第七电阻的另一端与所述
FPC
测试点组件的另一端电气连接

[0013]优选地,所述第二测量电路包括第八电阻

以及第九电阻,其中,所述
FPC
测试点组件的一端与所述第八电阻的一端电气连接,所述第八电阻的另一端与所述电阻测量表的第二正极电气连接,所述电阻测量表的第二负极与所述第九电阻的一端电气连接,所述第九电阻的另一端与所述
FPC
测试点组件的另一端电气连接

[0014]优选地,所述电阻测量表为万能表

[0015]综上所述,本实施例提供的一种减
PIN
的显示面板绑定阻值测试装置,通过测试
COG/FOG
预留测试点的阻值,计算单
PAD
绑定阻值,对阻值进行记录和工艺管控;参考绑定阻值量测方法,
DUT

FOG/COG
预留测试点的两端,
COG

FOG
分开单独测试和记录数据

从而解决了现有技术中的智能管家设备只停留于表面功能,功能单一,并不能切切实实保障家庭的安全,同时现本文档来自技高网...

【技术保护点】

【技术特征摘要】
1.
一种减
PIN
的显示面板绑定阻值测试装置
,
其特征在于,包括
COG
绑定区域组件
、FOG
绑定区域组件
、FPC
测试点组件

绑定阻值量测电路

以及电阻测量表;其中,所述
FOG
绑定区域组件包括第一电阻

第二电阻

以及第三电阻,所述
COG
绑定区域组件的第一端与所述第一电阻的一端电气连接,所述
COG
绑定区域组件的第二端与所述第二电阻的一端

所述第三电阻的一端电气连接,所述第一电阻的另一端

所述第二电阻的另一端和所述第三电阻的另一端与所述
FPC
测试点组件电气连接,所述
FPC
测试点组件与所述绑定阻值量测电路的输入端电气连接,所述绑定阻值量测电路的输出端与所述电阻测量表电气连接;其中,所述绑定阻值量测电路配置为减少显示面板实际测试的误差
。2.
根据权利要求1所述的一种减
PIN
的显示面板绑定阻值测试装置
,
其特征在于,所述
COG
绑定区域组件包括第四电阻

以及第五电阻,其中,所述第四电阻的一端与所述第五电阻的一端电气连接,所述第四电阻的另一端与所述第一电阻的一端电气连接,所述第五电阻的另一端与所述第二电阻的一端

第三电阻的一端电气连接
。3.
根据权利要求1所述的一种减
PIN
的显示面板绑定阻值测试装置
,
其特征在于,所述
FPC
测试点组件包括第一测试点

第二测试点以及第三测试点,其中,所述第一电阻的另一端与所述第一测试点电气连接,所述第二电阻的另一端与所述第二测试点电气连接,所述第三电阻的另一端与所述第三测试点电气连接,所述第一测试点

所述第二测试点和所述第三测试点分别与所述绑...

【专利技术属性】
技术研发人员:陈俊杰
申请(专利权)人:江西合力泰科技有限公司
类型:新型
国别省市:

网友询问留言 已有0条评论
  • 还没有人留言评论。发表了对其他浏览者有用的留言会获得科技券。

1