数据处理方法技术

技术编号:39847826 阅读:6 留言:0更新日期:2023-12-29 16:46
本申请公开了一种数据处理方法

【技术实现步骤摘要】
数据处理方法、数据处理电路、电子设备和存储介质


[0001]本申请涉及数据处理
,具体涉及一种数据处理方法

数据处理电路

电子设备和存储介质


技术介绍

[0002]随着图像处理技术的发展,人们对电子设备所显示的图像的要求越来越高

为确保电子设备能够输出满足用户需要的高质量图像,一些电子设备推出了外挂芯片的解决方案,即在电子设备的应用芯片
(Application Processor

AP)
平台上外挂一个专用的图像处理芯片

随着图像处理芯片的图像处理能力的不断提高,通常需要在图像处理芯片中配置较大的静态随机存取存储器
(Static Random

Access Memory

SRAM)
才能满足图像处理芯片在对图像进行处理的过程中对内存的需求

然而,
SRAM
在芯片制造过程中需要占用较大的晶圆面积,大量使用
SRAM
会大大增加图像处理芯片的面积,从而增加芯片的制作成本

因此,相关技术中因需要在图像处理芯片中配置较大的
SRAM
而导致图像处理芯片的面积过大的问题

而使用动态存储器
(Double Data Rate RAM

DDR)
对图像处理芯片进行图像处理过程中的数据进行存储时,由于图像处理芯片在运行过程中需要频繁访问
DDR
器件,因此,访问
DDR
器件的过程会产生较大的功耗,在功耗敏感的终端设备中应用受限


技术实现思路

[0003]本申请提供了一种数据处理方法

数据处理电路

电子设备和存储介质,可以减小图像处理芯片的面积

[0004]第一方面,本申请实施例提供了一种数据处理方法,包括:
[0005]基于图像处理芯片通过所述图像处理芯片中的第一地址,从主控芯片的目标内存片段中获取目标信息,其中,所述第一地址为第二地址的映射地址,所述第二地址为所述主控芯片中用于读写所述目标内存片段的地址,所述目标信息包括初始图像数据;
[0006]基于所述图像处理芯片对所述初始图像数据进行处理,得到目标图像数据

[0007]第二方面,本申请实施例提供了一种数据处理电路,包括主控芯片和图像处理芯片,所述主控芯片与所述图像处理芯片连接;
[0008]所述图像处理芯片用于通过所述图像处理芯片中的第一地址,从所述主控芯片的目标内存片段中获取目标信息,其中,所述第一地址为第二地址的映射地址,所述第二地址为所述主控芯片中用于读写所述目标内存片段的地址,所述目标信息包括初始图像数据;
[0009]所述图像处理芯片还用于对所述初始图像数据进行处理,得到目标图像数据

[0010]第三方面,本申请实施例提供了一种电子设备,包括处理器和存储器,所述存储器存储可在所述处理器上运行的程序或指令,所述程序或指令被所述处理器执行时实现如第一方面所述的数据处理方法的步骤

[0011]第四方面,本申请实施例提供了一种可读存储介质,其特征在于,所述可读存储介质上存储程序或指令,所述程序或指令被处理器执行时实现如第一方面所述的数据处理方
法的步骤

[0012]第五方面,本申请实施例提供了一种芯片,所述芯片包括处理器和通信接口,所述通信接口和所述处理器耦合,所述处理器用于运行程序或指令,实现如第一方面所述的数据处理方法的步骤

[0013]第六方面,本申请实施例提供一种计算机程序产品,该程序产品被存储在存储介质中,该程序产品被至少一个处理器执行以实现如第一方面所述的数据处理方法的步骤

[0014]本申请实施例中,由于所述第一地址为第二地址的映射地址,因此,图像处理芯片可以通过所述第一地址对主控芯片中的目标内存片段进行读写,这样,可以将图像处理芯片对图像进行处理的过程中的目标信息存储于主控芯片的目标内存片段,在图像处理芯片对图像进行处理的过程中可以从所述目标内存片段中获取所述目标信息进行图像处理

由于图像处理芯片进行图像处理的过程中的数据可以存储于主控芯片的目标内存片段,因此,可以取消图像处理芯片中的
SRAM
,进行有利于减小所述图像处理芯片的面积

此外,相对于采用
DDR
的方式对图像处理芯片进行图像处理过程中的数据进行存储而言,由于无需频繁访问
DDR
器件,因此,可以降低图像处理芯片对图像处理过程中的功耗,且可以适用于各种终端设备

附图说明
[0015]图1是本申请实施例提供的数据处理方法的流程示意图;
[0016]图2是本申请实施例提供的一种数据处理电路的结构示意图之一;
[0017]图3是本申请实施例提供的一种数据处理电路的结构示意图之二;
[0018]图4是本申请实施例提供的另一种电子设备的结构示意图;
[0019]图5是本申请实施例提供的电子设备的硬件结构示意图

具体实施方式
[0020]下面将结合本申请实施例中的附图,对本申请实施例中的技术方案进行清楚

完整地描述,显然,所描述的实施例是本申请一部分实施例,而不是全部的实施例

基于本申请中的实施例,本领域普通技术人员在没有作出创造性劳动前提下所获得的所有其他实施例,都属于本申请保护的范围

[0021]本申请的说明书和权利要求书中的术语“第一”、“第二”等是用于区别类似的对象,而不用于描述特定的顺序或先后次序

应该理解这样使用的数据在适当情况下可以互换,以便本申请的实施例能够以除了在这里图示或描述的那些以外的顺序实施,且“第一”、“第二”等所区分的对象通常为一类,并不限定对象的个数,例如第一对象可以是一个,也可以是多个

此外,说明书以及权利要求中“和
/
或”表示所连接对象的至少其中之一,字符“/”,一般表示前后关联对象是一种“或”的关系

[0022]下面结合附图,通过具体的实施例及其应用场景对本申请实施例提供的一种数据处理方法

数据处理电路

电子设备和存储介质进行详细地说明

[0023]请参见图1,图1为本申请实施例提供的一种数据处理方法的流程示意图,所述数据处理方法包括以下步骤:
[0024]步骤
101、
基于图像处理芯片通过所述图像处理芯片中的第一地址,从主控芯片的
目标内存片段中获取目标信息,其中,所述第一地址为第二地址的映本文档来自技高网
...

【技术保护点】

【技术特征摘要】
1.
一种数据处理方法,其特征在于,包括:基于图像处理芯片通过所述图像处理芯片中的第一地址,从主控芯片的目标内存片段中获取目标信息,其中,所述第一地址为第二地址的映射地址,所述第二地址为所述主控芯片中用于读写所述目标内存片段的地址,所述目标信息包括初始图像数据;基于所述图像处理芯片对所述初始图像数据进行处理,得到目标图像数据
。2.
根据权利要求1所述的方法,其特征在于,所述目标信息还包括处理参数,所述初始图像数据为初始张量数据,所述基于所述图像处理芯片对所述初始图像数据进行处理,得到目标图像数据,包括:基于所述图像处理芯片利用所述处理参数对所述初始张量数据进行处理,得到目标张量数据,其中,所述目标图像数据包括所述目标张量数据
。3.
根据权利要求1所述的方法,其特征在于,所述基于图像处理芯片通过所述图像处理芯片中的第一地址,从主控芯片的目标内存片段中获取目标信息之前,所述方法还包括:所述图像处理芯片基于所述主控芯片与所述图像处理芯片之间的高速串行计算机扩展总线
PCIE
连接,通过基地址寄存器
BAR
将所述第一地址映射至所述第二地址,其中,所述目标内存片段为所述主控芯片的动态存储器
DDR
中的内存片段
。4.
根据权利要求2所述的方法,其特征在于,所述图像处理芯片中包括神经网络处理模块,且所述神经网络处理模块中预先配置有图像处理模型,所述处理参数包括所述图像处理模型的目标权重参数,所述基于所述图像处理芯片利用所述处理参数对所述初始张量数据进行处理,得到目标张量数据,包括:基于所述图像处理芯片利用所述目标权重参数对所述神经网络处理模块中的所述神经网络模型的权重参数进行更新;基于所述神经网络处理模块对所述初始张量数据进行图像增强处理,得到所述目标张量数据
。5.
根据权利要求2所述的方法,其特征在于,所述基于所述图像处理芯片利用所述处理参数对所述初始张量数据进行处理,得到目标张量数据之后,所述方法还包括:基于所述图像处理芯片通过所述第一地址,将所述目标张量数据写入所述目标内存片段
。6.
根据权利要求5所述的方法,其特征在于,所述基于图像处理芯片通过所述图像处理芯片中的第一地址,从主控芯片的目标内存片段中获取目标信息,包括:在所述图像处理芯片接收到所述主控芯片发送的第一中断通知的情况下,基于图像处理芯片通过所述图像处理芯片中的第一地址,从主控芯片的目标内存片段中获取目标信息,其中,所述第一中断通知用于通知所述图像处理芯片对所述初始张量数据进行处理;所述基于所述图像处理芯片通过所述第一地址,将所述目标张量数据写入所述目标内存片段之后,所述方法还包括:基于所述图像处理芯片向所述主控芯片发送第二中断通知,其中,所述第二中断通知用于通知所述主控芯片已完成对所述初始张量数据的处理
。7.

【专利技术属性】
技术研发人员:刘海林王海波
申请(专利权)人:维沃移动通信有限公司
类型:发明
国别省市:

网友询问留言 已有0条评论
  • 还没有人留言评论。发表了对其他浏览者有用的留言会获得科技券。

1