【技术实现步骤摘要】
复位电路及电子设备
[0001]本申请属于电子电路
,尤其涉及一种复位电路及电子设备。
技术介绍
[0002]在电子设备的硬件设计与应用上已经大规模实现了数字集成化,各种数字或数模混合的集成芯片在产品上电时,芯片的供电电压需要达到正常工作的阈值是需要一定时长的,所以在芯片上电的时候需要在芯片复位端设置一个复位信号让其在刚上电的一段时间内不工作,避免芯片出现程序跑飞、寄存器数据错误等故障,而直接影响到整个系统工作的可靠性。
[0003]为了解决上述技术问题,很多电子设备使用RC复位电路实现电路复位,但是RC复位电路稳定性差,在反复上下电或长期使用过程中,出现故障的概率较高,进而会导致整个电子设备的硬件系统崩溃或异常。
技术实现思路
[0004]本申请的目的在于提供一种复位电路及电子设备,旨在解决相关RC复位电路在反复上下电或长期使用过程中,出现故障的概率较高,进而会导致整个产品硬件系统崩溃或异常的问题。
[0005]本申请提供的一种复位电路,设于电源与芯片之间,复位电路包括上电复位电路,上电复 ...
【技术保护点】
【技术特征摘要】
1.一种复位电路,其特征在于,设于电源与芯片之间,所述复位电路包括上电复位电路,所述上电复位电路还包括延时电路、第一开关电路及第二开关电路;所述延时电路的输入端与所述第二开关电路的输入端共接于所述电源,所述延时电路与所述第一开关电路的受控端连接,所述第一开关电路与所述第二开关电路的受控端连接,所述第二开关电路的输出端与所述芯片连接;所述延时电路用于:检测到所述电源上电时,输出第一控制信号并进行充电,充电预设时长后输出第二控制信号;所述第一开关电路用于:接收到所述第一控制信号时导通或截止,以触发第三控制信号,接收到所述第二控制信号时截止或导通,以触发第四控制信号;所述第二开关电路用于:接收到所述第三控制信号时导通或截止,以输出第一复位信号至所述芯片;接收到所述第四控制信号时截止或导通,以输出工作信号至所述芯片。2.如权利要求1所述的复位电路,其特征在于,所述第一开关电路用于接收到所述第一控制信号时导通,并触发第三控制信号,接收到所述第二控制信号时截止,并触发第四控制信号;所述第二开关电路用于接收到所述第三控制信号时导通,以输出高电平的第一复位信号至所述芯片,接收到所述第四控制信号时截止,以输出低电平的工作信号至所述芯片;或,所述第一开关电路用于接收到所述第一控制信号时截止,并触发第三控制信号,接收到所述第二控制信号时导通,并触发第四控制信号;所述第二开关电路用于接收到所述第三控制信号时截止,以输出低电平的第一复位信号至所述芯片,接收到所述第四控制信号时导通,以输出高电平的工作信号至所述芯片。3.如权利要求1所述的复位电路,其特征在于,所述延时电路包括第一电容和第一电阻;所述第一电容的第一端与所述电源连接,所述第一电容的第二端、所述第一电阻的第一端及所述第一开关电路的受控端共接,所述第一电阻的第二端接地;或,所述第一电阻的第一端与所述电源连接,所述第一电阻的第二端、所述第一电容的第一端及所述第一开关电路的受控端共接,所述第一电容的第二端接地。4.如权利要求1所述的复位电路,其特征在于,所述第一开关电路包括第一NMOS管,所述第二开关电路包括第一PMOS管、第二电阻和第三电阻;所述第一NMOS管的栅极与所述延时电路连接,所述第一NMOS管的漏极与所述第一PMOS管的栅极连接,所述第一NMOS管的源极接地;所述第一PMOS管的源极与所述第二电阻的第一端共接于所述电源,所述第一PMOS管的漏极连接所述芯片,所述第二电阻的第二端连接所述第一PMOS管的栅极,所述第三电阻的第一端连接于所述第一PMOS管的漏极,第二端接地。5.如权利要求1所述的复位电路,其特征在于,所述复位电路包括还欠压...
【专利技术属性】
技术研发人员:李福茂,
申请(专利权)人:奥比中光科技集团股份有限公司,
类型:新型
国别省市:
还没有人留言评论。发表了对其他浏览者有用的留言会获得科技券。