图像传感器电路制造技术

技术编号:39486404 阅读:8 留言:0更新日期:2023-11-24 11:06
一种图像传感器电路

【技术实现步骤摘要】
图像传感器电路、处理器电路和传感器系统


[0001]本专利技术涉及电路领域,尤其涉及一种图像传感器电路

处理器电路和传感器系统


技术介绍

[0002]在某些极端的应用条件下,芯片可能仅存在几个管脚,比如微小芯片

内窥镜芯片等,或者,有些系统只能使用有限条数的传输线

在这些情况下,需要实现图像传感器与主机
(FPGA)
的时钟同步

数据采集

芯片控制这三大功能

然而,现有技术缺乏同时实现上述功能的解决方案


技术实现思路

[0003]本专利技术要解决的技术问题是:现有技术缺乏通过较少引脚实现图像传感器与主机时钟同步

数据采集和芯片控制这三大功能的解决方案

[0004]本专利技术提供一种图像传感器电路,适于与第一条对线和第二条对线相连接,包括:数字系统

共模接收单元

差模接收单元

脉冲产生单元和反向控制单元

所述数字系统,适于输出图像数据至所述反向控制单元,接收所述差模接收单元输入的差模时钟信号,以及接收所述共模接收单元输入的共模控制信号

所述共模接收单元,适于处理所述第一条对线和第二条对线上的传输信号,以获得所述共模控制信号

所述差模接收单元,适于处理所述第一条对线和第二条对线上的传输信号,以获得所述差模时钟信号

所述脉冲产生单元,适于根据所述差模时钟信号输出采样脉冲信号,每半个周期的差模时钟信号对应所述采样脉冲信号中的一个脉冲

所述反向控制单元,适于在所述采样脉冲信号的一组脉冲持续时间内,根据所述图像数据调节所述第一条对线和第二条对线之间的阻抗,以通过所述第一条对线和第二条对线上的传输信号承载所述图像数据

[0005]可选的,所述共模接收单元,适于根据第一条对线和第二条对线上的电压值之和获得所述共模控制信号

[0006]可选的,所述差模接收单元,适于根据第一条对线和第二条对线上的电压值之差获得所述差模时钟信号

[0007]可选的,所述差模时钟信号包括:第一电平信号和第二电平信号,所述第一电平信号为高电平和低电平中的一个,所述第二电平信号为另一个;所述差模接收单元,适于在所述第一条对线和第二条对线上的电压值比较结果发生变化,且所述第一条对线和第二条对线上的电压差值大于或等于第一阈值电压时,将所述差模时钟信号由第一电平信号变为第二电平信号,或由第二电平信号变为第一电平信号

[0008]可选的,所述差模接收单元包括:滞回比较器;所述滞回比较器的第一输入端连接所述第一条对线,所述滞回比较器的第二输入端连接所述第二条对线,所述滞回比较器的输出端连接所述数字系统,所述滞回比较器的滞回电压与第一阈值电压的电压值相等

[0009]可选的,所述图像数据包括:第一逻辑码和第二逻辑码,所述第一逻辑码为逻辑1和逻辑0中的一个,所述第二逻辑码为另一个;所述反向控制单元,适于在所述图像数据为
第一逻辑码时,不改变所述第一条对线和第二条对线之间的阻抗;在所述图像数据为第二逻辑码时,改变所述第一条对线和第二条对线之间的阻抗,使所述第一条对线和第二条对线上的电压值之差低于第二阈值电压

[0010]可选的,所述对线反向控制单元包括:与门电路

第一开关

第二开关

第一电阻和第二电阻,所述与门电路的第一输入端适于输入所述采样脉冲信号,所述与门电路的第二输入端适于输入所述图像数据;所述第一开关的第一端连接所述第一条对线,所述第一开关的第二端连接所述第一电阻的第一端,所述第一开关的控制端连接所述与门电路的输出端;所述第二开关的第一端连接所述第二条对线,所述第二开关的第二端连接所述第一电阻的第二端,所述第二开关的控制端连接所述与门电路的输出端;所述第二电阻的第一端连接所述第一条对线,所述第二电阻的第二端连接所述第二条对线;在所述第一开关和第二开关均处于闭合状态时,所述第一条对线和第二条对线上的电压值之差小于第二阈值电压

[0011]可选的,所述数字系统,还适于根据所述共模控制信号,输出响应信号至所述反向控制单元;所述反向控制单元,还适于在所述采样脉冲信号的另一组脉冲持续时间内,根据所述响应信号调节所述第一条对线和第二条对线之间的阻抗,以通过所述第一条对线和第二条对线上的传输信号承载所述响应信号

[0012]本专利技术还提供一种处理器电路,适于通过第一条对线和第二条对线与上述图像传感器电路相连接

所述处理器电路包括:处理器

发射单元和反向接收单元;所述发射单元,适于执行发送操作,所述发送操作包括:在所述处理器产生所述差模时钟信号时,将所述差模时钟信号发送至所述第一条对线和第二条对线;在所述处理器产生所述差模时钟信号和共模控制信号时,将所述差模时钟信号发送至所述第一条对线和第二条对线,同时,将所述共模控制信号也发送至所述第一条对线和第二条对线;所述反向接收单元,适于执行接收操作,所述接收操作包括:处理所述第一条对线和第二条对线上的传输信号以获得所述图像数据,并将所述图像数据发送至所述处理器;其中,所述接收操作和所述发送操作同时被执行

[0013]可选的,所述图像数据包括:包头和包尾;在所述处理器产生所述差模时钟信号和共模控制信号时,所述处理器适于在检测到所述图像数据的包头时,开始通过所述发射单元发送所述共模控制信号,并在检测到所述图像数据的包尾时停止发送

[0014]可选的,所述接收操作还包括:在所述处理器停止发送所述共模控制信号之后,处理所述第一条对线和第二条对线上的传输信号以获得所述共模控制信号的响应信号,并将所述响应信号发送至所述处理器

[0015]本专利技术还提供一种传感器系统,包括:上述图像传感器电路以及上述处理器电路

[0016]与现有技术相比,本专利技术的技术方案具有以下优点:
[0017]图像传感器电路通过一对差分对线同时实现输入差模时钟信号

共模控制信号以及输出图像数据,为通过较少引脚实现图像传感器与主机时钟同步

数据采集和芯片控制这三大功能的提出了较佳的解决方案

附图说明
[0018]图1是本专利技术实施例的传感器系统结构示意图;
[0019]图2是本专利技术实施例的差模接收单元的示意图;
[0020]图3是本专利技术实施例的脉冲产生单元的示意图;
[0021]图4是本专利技术实施例的反向控制单元的示意图;
[0022]图5是本专利技术实施例的相关信号关系示意图;
[0023]图6是本专利技术实施例的反本文档来自技高网
...

【技术保护点】

【技术特征摘要】
1.
一种图像传感器电路,适于与第一条对线和第二条对线相连接,其特征在于,包括:数字系统

共模接收单元

差模接收单元

脉冲产生单元和反向控制单元;所述数字系统,适于输出图像数据至所述反向控制单元,接收所述差模接收单元输入的差模时钟信号,以及接收所述共模接收单元输入的共模控制信号;所述共模接收单元,适于处理所述第一条对线和第二条对线上的传输信号,以获得所述共模控制信号;所述差模接收单元,适于处理所述第一条对线和第二条对线上的传输信号,以获得所述差模时钟信号;所述脉冲产生单元,适于根据所述差模时钟信号输出采样脉冲信号,每半个周期的差模时钟信号对应所述采样脉冲信号中的一个脉冲;所述反向控制单元,适于在所述采样脉冲信号的一组脉冲持续时间内,根据所述图像数据调节所述第一条对线和第二条对线之间的阻抗,以通过所述第一条对线和第二条对线上的传输信号承载所述图像数据
。2.
如权利要求1所述的图像传感器电路,其特征在于,所述共模接收单元,适于根据第一条对线和第二条对线上的电压值之和获得所述共模控制信号
。3.
如权利要求1所述的图像传感器电路,其特征在于,所述差模接收单元,适于根据第一条对线和第二条对线上的电压值之差获得所述差模时钟信号
。4.
如权利要求3所述的图像传感器电路,其特征在于,所述差模时钟信号包括:第一电平信号和第二电平信号,所述第一电平信号为高电平和低电平中的一个,所述第二电平信号为另一个;所述差模接收单元,适于在所述第一条对线和第二条对线上的电压值比较结果发生变化,且所述第一条对线和第二条对线上的电压差值大于或等于第一阈值电压时,将所述差模时钟信号由第一电平信号变为第二电平信号,或由第二电平信号变为第一电平信号
。5.
如权利要求1至4中任一权利要求所述的图像传感器电路,其特征在于,所述差模接收单元包括:滞回比较器;所述滞回比较器的第一输入端连接所述第一条对线,所述滞回比较器的第二输入端连接所述第二条对线,所述滞回比较器的输出端连接所述数字系统,所述滞回比较器的滞回电压与第一阈值电压的电压值相等
。6.
如权利要求1所述的图像传感器电路,其特征在于,所述图像数据包括:第一逻辑码和第二逻辑码,所述第一逻辑码为逻辑1和逻辑0中的一个,所述第二逻辑码为另一个;所述反向控制单元,适于在所述图像数据为第一逻辑码时,不改变所述第一条对线和第二条对线之间的阻抗;在所述图像数据为第二逻辑码时,改变所述第一条对线和第二条对线之间的阻抗,使所述第一条对线和第二条对线上的电压值之差低于第二阈值电压
。7.
如权利要求1或6所述的图像传感器电路,其特征在于,所述对线反向控制单元包括:与门电路

第...

【专利技术属性】
技术研发人员:张琦
申请(专利权)人:锐芯微电子股份有限公司
类型:发明
国别省市:

网友询问留言 已有0条评论
  • 还没有人留言评论。发表了对其他浏览者有用的留言会获得科技券。

1