【技术实现步骤摘要】
图像传感器电路、处理器电路和传感器系统
[0001]本专利技术涉及电路领域,尤其涉及一种图像传感器电路
、
处理器电路和传感器系统
。
技术介绍
[0002]在某些极端的应用条件下,芯片可能仅存在几个管脚,比如微小芯片
、
内窥镜芯片等,或者,有些系统只能使用有限条数的传输线
。
在这些情况下,需要实现图像传感器与主机
(FPGA)
的时钟同步
、
数据采集
、
芯片控制这三大功能
。
然而,现有技术缺乏同时实现上述功能的解决方案
。
技术实现思路
[0003]本专利技术要解决的技术问题是:现有技术缺乏通过较少引脚实现图像传感器与主机时钟同步
、
数据采集和芯片控制这三大功能的解决方案
。
[0004]本专利技术提供一种图像传感器电路,适于与第一条对线和第二条对线相连接,包括:数字系统
、
共模接收单元
、
差模接收单元
、
脉冲产生单元和反向控制单元
。
所述数字系统,适于输出图像数据至所述反向控制单元,接收所述差模接收单元输入的差模时钟信号,以及接收所述共模接收单元输入的共模控制信号
。
所述共模接收单元,适于处理所述第一条对线和第二条对线上的传输信号,以获得所述共模控制信号
。
所述差模接收单元,适于处理所述第一条对线和第二条对线上的传输信号, ...
【技术保护点】
【技术特征摘要】
1.
一种图像传感器电路,适于与第一条对线和第二条对线相连接,其特征在于,包括:数字系统
、
共模接收单元
、
差模接收单元
、
脉冲产生单元和反向控制单元;所述数字系统,适于输出图像数据至所述反向控制单元,接收所述差模接收单元输入的差模时钟信号,以及接收所述共模接收单元输入的共模控制信号;所述共模接收单元,适于处理所述第一条对线和第二条对线上的传输信号,以获得所述共模控制信号;所述差模接收单元,适于处理所述第一条对线和第二条对线上的传输信号,以获得所述差模时钟信号;所述脉冲产生单元,适于根据所述差模时钟信号输出采样脉冲信号,每半个周期的差模时钟信号对应所述采样脉冲信号中的一个脉冲;所述反向控制单元,适于在所述采样脉冲信号的一组脉冲持续时间内,根据所述图像数据调节所述第一条对线和第二条对线之间的阻抗,以通过所述第一条对线和第二条对线上的传输信号承载所述图像数据
。2.
如权利要求1所述的图像传感器电路,其特征在于,所述共模接收单元,适于根据第一条对线和第二条对线上的电压值之和获得所述共模控制信号
。3.
如权利要求1所述的图像传感器电路,其特征在于,所述差模接收单元,适于根据第一条对线和第二条对线上的电压值之差获得所述差模时钟信号
。4.
如权利要求3所述的图像传感器电路,其特征在于,所述差模时钟信号包括:第一电平信号和第二电平信号,所述第一电平信号为高电平和低电平中的一个,所述第二电平信号为另一个;所述差模接收单元,适于在所述第一条对线和第二条对线上的电压值比较结果发生变化,且所述第一条对线和第二条对线上的电压差值大于或等于第一阈值电压时,将所述差模时钟信号由第一电平信号变为第二电平信号,或由第二电平信号变为第一电平信号
。5.
如权利要求1至4中任一权利要求所述的图像传感器电路,其特征在于,所述差模接收单元包括:滞回比较器;所述滞回比较器的第一输入端连接所述第一条对线,所述滞回比较器的第二输入端连接所述第二条对线,所述滞回比较器的输出端连接所述数字系统,所述滞回比较器的滞回电压与第一阈值电压的电压值相等
。6.
如权利要求1所述的图像传感器电路,其特征在于,所述图像数据包括:第一逻辑码和第二逻辑码,所述第一逻辑码为逻辑1和逻辑0中的一个,所述第二逻辑码为另一个;所述反向控制单元,适于在所述图像数据为第一逻辑码时,不改变所述第一条对线和第二条对线之间的阻抗;在所述图像数据为第二逻辑码时,改变所述第一条对线和第二条对线之间的阻抗,使所述第一条对线和第二条对线上的电压值之差低于第二阈值电压
。7.
如权利要求1或6所述的图像传感器电路,其特征在于,所述对线反向控制单元包括:与门电路
、
第...
【专利技术属性】
技术研发人员:张琦,
申请(专利权)人:锐芯微电子股份有限公司,
类型:发明
国别省市:
还没有人留言评论。发表了对其他浏览者有用的留言会获得科技券。