前馈均衡器及其系统技术方案

技术编号:39436191 阅读:6 留言:0更新日期:2023-11-19 16:19
一种前馈均衡器包括彼此被串联连接且被配置为延迟输入信号的多个延迟电路。多个滤波器分别对应于除了作为多个延迟电路当中的第一延迟电路的输出的参考输出之外的多个延迟电路的输出和输入信号。计算器被配置成将参考输出和多个滤波器的输出求和。多个滤波器中的每一个被配置为接收与多个滤波器中的每一个对应的延迟电路的输出和参考输出。对应的延迟电路的输出和参考输出。对应的延迟电路的输出和参考输出。

【技术实现步骤摘要】
前馈均衡器及其系统
[0001]相关申请的交叉引用
[0002]要求于2022年5月10日提交的韩国专利厅的韩国专利申请第10

2022

0057392号以及于2022年8月30日提交的第10

2022

0108990号的优先权,该两件专利申请的公开内容通过引用方式整体并入本文。


[0003]本公开涉及一种前馈均衡器。

技术介绍

[0004]本公开涉及一种前馈均衡器,并且更具体地,涉及一种使用待发送的数据信号的求和计算来实现均衡的前馈均衡器,以及涉及一种包括前馈均衡器的系统。
[0005]需要接口技术来促进设备之间大量数据信号的发送和接收。设备可以是经由发送数据信号的信道来连接的。然而,由于各种因素,诸如表面效应和介电损耗,经由信道发送的数据信号可能包括噪声,诸如符号间干扰(ISI),并且快速被发送的数据数据信号的质量可能被降低。
[0006]因此,为了提高被发送和接收的数据信号的质量,设备可以包括前馈均衡器,前馈均衡器考虑各种因素来驱动待发送的数据信号。然而,由于由用于线性和阻抗匹配的电阻引起的额外的面积和寄生电容,已经存在以下问题:大量的高功率被消耗,并且由于无意的功率泄漏,平滑的均衡操作是困难的。

技术实现思路

[0007]根据本公开的方面,提供了一种前馈均衡器,前馈均衡器多个延迟电路,包括彼此被串联连接且被配置为延迟输入信号;多个滤波器,分别对应于除了作为多个延迟电路当中的第一延迟电路的输出的参考输出之外的多个延迟电路的输出和输入信号;和计算器,被配置成将参考输出和多个滤波器的输出求和。多个滤波器中的每一个被配置为接收与多个滤波器中的每一个对应的延迟电路的输出和参考输出。
[0008]根据本公开的另一方面,提供了一种前馈均衡器,前馈均衡器包括:延迟电路,被配置为接收输入数据;解码电路,被配置为接收延迟电路的输出数据;和计算器,被配置为将解码电路的输出求和。延迟电路包括多个锁存电路,锁存电路被配置为通过顺序延迟输入数据来输出多个抽头信号。解码电路包括多个解码器,解码器被配置为执行对应于多个抽头信号中的除了作为第一锁存电路的抽头信号的参考抽头信号之外的每一抽头信号的解码操作。多个解码器中的每一个被配置为通过接收参考抽头信号和与多个解码器中的每一个对应的抽头信号来执行解码操作。
[0009]根据本公开的另一方面,提供了一种前馈均衡器,前馈均衡器包括第一延迟电路和第二延迟电路。第一延迟电路和第二延迟电路被配置为接收第一输入信号和第二输入信号,并且分别通过使用多个锁存电路来延迟第一输入信号和第二输入信号。第一解码电路
和第二解码电路被配置为通过分别解码第一延迟电路和第二延迟电路的输出信号来生成多个解码信号。第一多路复用器被配置为接收第一解码电路和第二解码电路的多个解码信号。第二多路复用器被配置为接收作为第一延迟电路的第一锁存电路的输出的第一参考输出和作为第二延迟电路的第二锁存电路的输出的第二参考输出。求和驱动器被配置为接收第一多路复用器和第二多路复用器的输出并求和。解码电路包括多个解码器,解码器分别对应于除了第一参考输出和第二参考输出之外的多个锁存电路的用于执行解码操作的输出。
附图说明
[0010]根据结合附图进行的以下详细描述将更清楚地理解实施例,其中:
[0011]图1是根据实施例的发送/接收系统的示意性框图;
[0012]图2是比较示例的前馈均衡器的示意性电路图;
[0013]图3是根据实施例的前馈均衡器的电路的示意性电路图;
[0014]图4A和图4B是说明根据实施例的布置均衡器的滤波器的方法的电路图;
[0015]图4C是示意性描述根据实施例的均衡器的滤波器的操作过程的图;
[0016]图5A和图5B是说明根据实施例的布置前馈均衡器的滤波器的方法的电路图;
[0017]图5C是根据另一实施例的前馈均衡器的滤波器的操作过程的示意图;
[0018]图6是根据实施例的前馈均衡器的结构的框图;
[0019]图7是根据实施例的均衡器的滤波器的结构的图;
[0020]图8是根据实施例的均衡器的计算器的结构的图;
[0021]图9是根据实施例的均衡器的操作过程的流程图;
[0022]图10是根据另一实施例的前馈均衡器的结构的框图;且
[0023]图11是根据另一实施例的均衡器的滤波器的结构的图。
具体实施方式
[0024]在下文中,将结合附图详细描述本公开的实施例。
[0025]图1是根据实施例的发送/接收系统10的示意性框图。
[0026]发送/接收系统10可以包括第一设备20和第二设备30。第一设备20和第二设备30可以各自被称为电子设备,其示例包括台式计算机、膝上型计算机、平板计算机、智能手机、可穿戴设备、视频游戏机、家用电器和医疗设备。第一设备20和第二设备30可以是相同类型的电子设备或不同类型的电子设备。
[0027]然而,本公开不限于此,并且在一些实施例中,发送/接收系统10可以被实施为单一电子设备。例如,第一设备20和第二设备30中的每一个可以各自包括被包括在单一电子设备中的组件或知识产权(IP),其示例包括电路、模块、芯片和/或封装级实体。在此情况下,第一设备20和第二设备30可以是相同类型的组件或IP或不同类型的组件或IP。在一些实施例中,第一设备20和第二设备30可以被实施为单一电路、单一模块、单一芯片和/或单一封装级实体的一部分。将清楚地理解,诸如系统和设备的术语被呈现是为了能够更好地理解,并且本公开不限于此。
[0028]第一设备20和第二设备30可以经由第一信道CH_1和第二信道CH_2彼此通信以交
换数据信号。第一信道CH_1和第二信道CH_2中的每一个可以包括用于发送数据信号的导电材料。例如,第一信道CH_1和第二信道CH_2中的每一个可以被实施为印刷电路板(PCB)上的迹线图案、电缆的导线、连接器的金属引脚/焊盘等。
[0029]第一设备20可以包括发送焊盘11、接收焊盘13、均衡器22、接收器24和串行器/解串器(SERDES)21。此外,均衡器22可以包括滤波器23以对数据信号执行均衡操作。第二设备30可以包括接收焊盘12、发送焊盘14、接收器34、均衡器32和SERDES 31。类似地,均衡器32可以包括滤波器33以对数据信号执行均衡操作。尽管图1公开第一设备20和第二设备30的最小配置来解释本公开的技术思想,但是实施例不限于此,并且第一设备20和第二设备30可以还包括功能电路(例如,控制器、处理器、存储器、图像传感器、显示器或其类似者)、时钟和数据恢复(CDR)电路、接收器等。
[0030]第一设备20和第二设备30中的每一个可以被实施为单独的组件、IP或电子设备。在一些配置中,第一设备20可以是相对于第二设备30的外部设备,并且第二设备20可以被相互识别为相对于第一设备20本文档来自技高网
...

【技术保护点】

【技术特征摘要】
1.一种前馈均衡器,包括:多个延迟电路,彼此被串联连接且被配置成延迟输入信号,所述多个延迟电路包括被配置成输出参考输出的第一延迟电路;多个滤波器,分别对应于除了作为所述多个延迟电路当中的第一延迟电路的输出的参考输出之外的所述多个延迟电路的输出和所述输入信号,其中,所述多个滤波器中的每一个被配置成接收与所述多个滤波器中的每一个对应的延迟电路的输出和所述参考输出;和计算器,被配置成将所述参考输出和所述多个滤波器的输出求和。2.根据权利要求1所述的前馈均衡器,其中:所述多个滤波器包括至少一个第一滤波器和至少一个第二滤波器,当与所述至少一个第一滤波器对应的所述延迟电路的所述输出不同于所述参考输出时,所述至少一个第一滤波器生成用于操作计算器的输出,并且当与所述至少一个第一滤波器对应的所述延迟电路的所述输出与所述参考输出相同时,所述至少一个第二滤波器生成用于操作计算器的输出。3.根据权利要求2所述的前馈均衡器,其中,所述至少一个第一滤波器中的每一个对应于与所述多个延迟电路的所述输出中的每一个相对应的系数当中的负系数。4.根据权利要求2所述的前馈均衡器,其中,所述至少一个第二滤波器中的每一个对应于与所述多个延迟电路的所述输出中的每一个相对应的系数当中的正系数。5.根据权利要求2所述的前馈均衡器,其中:计算器包括上拉电路和下拉电路,并且上拉电路和下拉电路被配置成基于所述多个滤波器的所述输出来驱动输出信号。6.根据权利要求5所述的前馈均衡器,其中,所述至少一个第一滤波器被配置成基于所述参考输出与对应于所述至少一个第一滤波器的所述延迟电路的输出的比较,输出用于确定上拉电路和下拉电路是否正在操作的一个或多个信号。7.根据权利要求5所述的前馈均衡器,其中,所述至少一个第二滤波器被配置成基于所述参考输出是否与对应于所述至少一个第二滤波器的所述延迟电路的输出相同的确定,输出用于确定上拉电路和下拉电路是否正在操作的一个或多个信号。8.根据权利要求5所述的前馈均衡器,其中,计算器被配置成从外部接收系数信号,并且基于所述系数信号调整上拉电路和下拉电路的驱动强度水平。9.根据权利要求8所述的前馈均衡器,其中,所述系数信号是由外部控制调整的。10.根据权利要求5所述的前馈均衡器,其中,上拉电路和下拉电路中的每一个包括一个或多个强驱动器和一个或多个弱驱动器。11.根据权利要求10所述的前馈均衡器,其中,所述参考输出控制上拉电路和下拉电路的所述一个或多个弱驱动器当中的一个弱驱动器的操作。12.根据权利要求10所述的前馈均衡器,其中,上拉电路和下拉电路中的每一个还包括至少一个升压驱动器。13.一种前馈均衡器,包括:延迟电路,被配置为接收输入数据,其中,所述延迟电路包括多个锁存电路,所述多个锁存电路被配置为通过顺序延迟所述输入数据来输出多个抽头信号;解码电路,被配置为接收所述延迟电路的输出数据,所述解码电路包括多个解码器,所
述多个解码器被配置为执行对应于所述多个抽头信号中的除了作为第一锁存电路的抽头信号的参考抽头信号之外的每一抽头信号的解码操作,所述多个解码器中的每一个被配置为通过接收所述参考抽头信号和与所述多个解码器中的每一个对应的抽头信号来执行所述解码操作;和计算器,被配置为将所述解码电路的输出求和。14.根据权利要求13所述的前馈均衡器,其中:所述多个解码器包括至少一个第一解码器和至少一个第二解码器,所述至少一个第一解码器被配置为当对应于所述多个解码器中的每一个的所述抽头信号不同于所述参考抽头信号时,生成用于操作计算器的输出,并且所述至少一个第二解码器被配置为当对应于所述多个解码器中的每一个的所述抽头信号与所述参考抽头信号相同时,生成用于操作计算器的输出。15.根据权利要求14所述的前馈均衡器,其中,所述解码操作是基于所述参考抽...

【专利技术属性】
技术研发人员:文敞载金秉燮
申请(专利权)人:浦项工科大学校产学协力团
类型:发明
国别省市:

网友询问留言 已有0条评论
  • 还没有人留言评论。发表了对其他浏览者有用的留言会获得科技券。

1