一种低功耗、高稳定度的温补晶振制造技术

技术编号:39339487 阅读:9 留言:0更新日期:2023-11-18 10:58
本实用新型专利技术涉及温补晶振技术领域,具体为一种低功耗、高稳定度的温补晶振,包括温补晶体振荡器电路,以及用于为温补晶体振荡器电路提供供电电压的LDO稳压电路;所述温补晶体振荡器电路包括锁相环电路,以及与锁相环电路连接的参考时钟信号电路、单片机和AT切型晶体振荡电路,所述AT切型晶体振荡电路连接有整形输出电路。本实用新型专利技术可以提高温补晶体振荡器温度稳定度,增加温补晶体振荡器温度稳定度特性的合格率,降低生产成本,同时提升温补晶体振荡器的相位噪声性能指标,增加了产品的可靠性。性。性。

【技术实现步骤摘要】
一种低功耗、高稳定度的温补晶振


[0001]本技术涉及温补晶振
,具体为一种低功耗、高稳定度的温补晶振。

技术介绍

[0002]随着视频通信行业日新月异的变化,人们对信号源的质量要求越来越高。低功耗、频率温度稳定度高、高可靠性等特性越来备受关注,以满足行业需求为前提,为了实现低功耗、高稳定度等核心技术指标的提升,本项目设计了一种低功耗、高稳定度的温补晶振。
[0003]传统的温补晶振在内部采取了对晶体频率温度特性进行补偿,以达到在宽温温度范围内满足稳定度要求,一般是采用热敏电阻补偿网络感应外部温度环境,随着温度的变化热敏电阻阻值有所变,从而调整控制电压去补偿晶体温度特性,这一方法所得产品稳定度较低,不利于高精度场合应用的问题,为此,我们提出一种低功耗、高稳定度的温补晶振。

技术实现思路

[0004]本技术的目的在于提供一种低功耗、高稳定度的温补晶振,以解决上述
技术介绍
中提出的问题。
[0005]为实现上述目的,本技术提供如下技术方案:一种低功耗、高稳定度的温补晶振,包括温补晶体振荡器电路,以及用于为温补晶体振荡器电路提供供电电压的LDO稳压电路;
[0006]所述温补晶体振荡器电路包括锁相环电路,以及与锁相环电路连接的参考时钟信号电路、单片机和AT切型晶体振荡电路,所述AT切型晶体振荡电路连接有整形输出电路。
[0007]优选的,所述锁相环电路与AT切型晶体振荡电路实现数据交互。
[0008]优选的,所述锁相环电路包括锁相环芯片IC1、单片机IC2、10MHz参考信号IC3和本地时钟信号晶体振荡电路IC4。
[0009]优选的,所述锁相环芯片IC1的7号针脚引出的导线连接有电容C1、电容C2、电容C3和电阻R1,并接入4V供电电压。
[0010]优选的,所述锁相环芯片IC1的8号针脚引出的导线接入电容C4和电容C5,所述电容C4与电容C5之间引出的导线接入电阻R3、电容C8,并接地,所述电容C8的另一端接入锁相环芯片IC1的5号针脚。
[0011]优选的,所述10MHz参考信号IC3的1号针脚与电容C5连接,所述10MHz参考信号IC3的2号针脚接入5V电压,所述10MHz参考信号IC3的5号针脚引出的导线接地,所述10MHz参考信号IC3的3号针脚引出的导线接入电容C6和电阻R2。
[0012]优选的,所述本地时钟信号晶体振荡电路IC4的1号针脚与电容C7连接,所述本地时钟信号晶体振荡电路IC4的2号针脚接入5V电压,所述本地时钟信号晶体振荡电路IC4的2号针脚引出的导线并接入电容C9,所述电容C9的另一端接地,所述本地时钟信号晶体振荡电路IC4的3号针脚接入电阻R5和电容C10,所述电阻R5的另一端连接有电容C11,所述电容C10和电容C11的另一端均接地。
[0013]与现有技术相比,本技术的有益效果是:
[0014]本技术采用低噪声线性LDO作为电压源可为系统提供稳定的供电电压,减少外部电源波动对整体输出频率稳定度的干扰;为实现低噪声、高稳定度,采用稳定度较高的10MHz作为参考源,以及AT切型的晶体谐振器作为本地时钟信号,利用锁相环原理技术,MCU与锁相环芯片结合,将参考信号和本地时钟信号进行处理,通过调节优化参数使得本地时钟信号与参考信号进达到相位同步,可实现在一定温度范围内频率稳定度达到

7量级,同时AT切型的晶体谐振器可大大提升相位噪声指标。
[0015]本技术可以提高温补晶体振荡器温度稳定度,增加温补晶体振荡器温度稳定度特性的合格率,降低生产成本,同时提升温补晶体振荡器的相位噪声性能指标,增加了产品的可靠性。
附图说明
[0016]图1为本技术结构示意图;
[0017]图2为本技术锁相环电路的结构示意图。
具体实施方式
[0018]下面将结合本技术实施例中的附图,对本技术实施例中的技术方案进行清楚、完整地描述,显然,所描述的实施例仅仅是本技术一部分实施例,而不是全部的实施例。
[0019]如图1所示,一种低功耗、高稳定度的温补晶振,包括温补晶体振荡器电路,以及用于为温补晶体振荡器电路提供供电电压的LDO稳压电路;
[0020]所述温补晶体振荡器电路包括锁相环电路,以及与锁相环电路连接的参考时钟信号电路、单片机和AT切型晶体振荡电路,所述AT切型晶体振荡电路连接有整形输出电路,所述锁相环电路与AT切型晶体振荡电路实现数据交互,采用低噪声线性LDO作为电压源可为系统提供稳定的供电电压,减少外部电源波动对整体输出频率稳定度的干扰;为实现低噪声、高稳定度,采用稳定度较高的10MHz作为参考源,以及AT切型的晶体谐振器作为本地时钟信号,利用锁相环原理技术,单片机与锁相环芯片结合,将参考信号和本地时钟信号进行处理,通过调节优化参数使得本地时钟信号与参考信号进达到相位同步。
[0021]如图1和图2所示,一种低功耗、高稳定度的温补晶振,包括锁相环电路,所述锁相环电路包括锁相环芯片IC1、单片机IC2、10MHz参考信号IC3和本地时钟信号晶体振荡电路IC4,所述锁相环芯片IC1的7号针脚引出的导线连接有电容C1、电容C2、电容C3和电阻R1,并接入4V供电电压,所述锁相环芯片IC1的8号针脚引出的导线接入电容C4和电容C5,所述电容C4与电容C5之间引出的导线接入电阻R3、电容C8,并接地,所述电容C8的另一端接入锁相环芯片IC1的5号针脚,所述10MHz参考信号IC3的1号针脚与电容C5连接,所述10MHz参考信号IC3的2号针脚接入5V电压,所述10MHz参考信号IC3的5号针脚引出的导线接地,所述10MHz参考信号IC3的3号针脚引出的导线接入电容C6和电阻R2,所述本地时钟信号晶体振荡电路IC4的1号针脚与电容C7连接,所述本地时钟信号晶体振荡电路IC4的2号针脚接入5V电压,所述本地时钟信号晶体振荡电路IC4的2号针脚引出的导线并接入电容C9,所述电容C9的另一端接地,所述本地时钟信号晶体振荡电路IC4的3号针脚接入电阻R5和电容C10,所
述电阻R5的另一端连接有电容C11,所述电容C10和电容C11的另一端均接地,本地时钟信号晶体振荡电路IC4、10MHz参考信号IC3、锁相环芯片IC1和单片机IC2构成了一个闭环跟踪信号回路;经锁相环芯片将本地时钟信号和参考信号进行鉴相比较并通过单片机进行系列计算控制,使本地时钟信号VCXO与参考信号相位之间达到同步状态,从而使本地时钟信号的频率稳定度得到提高。
[0022]尽管已经示出和描述了本技术的实施例,对于本领域的普通技术人员而言,可以理解在不脱离本技术的原理和精神的情况下可以对这些实施例进行多种变化、修改、替换和变型,本技术的范围由所附权利要求及其等同物限定。
本文档来自技高网
...

【技术保护点】

【技术特征摘要】
1.一种低功耗、高稳定度的温补晶振,其特征在于,包括温补晶体振荡器电路,以及用于为温补晶体振荡器电路提供供电电压的LDO稳压电路;所述温补晶体振荡器电路包括锁相环电路,以及与锁相环电路连接的参考时钟信号电路、单片机和AT切型晶体振荡电路,所述AT切型晶体振荡电路连接有整形输出电路。2.根据权利要求1所述的一种低功耗、高稳定度的温补晶振,其特征在于,所述锁相环电路与AT切型晶体振荡电路实现数据交互。3.根据权利要求1所述的一种低功耗、高稳定度的温补晶振,其特征在于,所述锁相环电路包括锁相环芯片IC1、单片机IC2、10MHz参考信号IC3和本地时钟信号晶体振荡电路IC4。4.根据权利要求3所述的一种低功耗、高稳定度的温补晶振,其特征在于,所述锁相环芯片IC1的7号针脚引出的导线连接有电容C1、电容C2、电容C3和电阻R1,并接入4V供电电压。5.根据权利要求3所述的一种低功耗、高稳定度的温补晶振,其特征在于,所述锁相环芯片IC1的8号针脚引出的导线接入电容C4和电...

【专利技术属性】
技术研发人员:蔡钦洪蔡荣洪廖奎庄伟新
申请(专利权)人:深圳扬兴科技有限公司
类型:新型
国别省市:

网友询问留言 已有0条评论
  • 还没有人留言评论。发表了对其他浏览者有用的留言会获得科技券。

1