实时时钟模块制造技术

技术编号:39249759 阅读:9 留言:0更新日期:2023-10-30 12:01
实时时钟模块。能够在时间戳中不存储每个应用程序不需要的事件数据。实时时钟模块具有:计时电路,其进行计时并生成时刻数据;选择电路,其根据事件的发生,选择多种事件数据的至少1种作为成为存储对象的对象事件数据,并且选择与所述时刻数据的至少一部分时刻位对应的数据作为成为存储对象的对象时刻数据;以及存储器电路,其存储所述对象时刻数据以及所述对象事件数据。述对象事件数据。述对象事件数据。

【技术实现步骤摘要】
实时时钟模块


[0001]本专利技术涉及实时时钟模块。

技术介绍

[0002]专利文献1记载了一种事件记录器,其具有:计时部,其进行计时并生成由多个位构成的时刻数据;存储器,其记录时刻数据;记录位设定单元,其选择具备多个位的时刻数据中的一部分位;事件检测电路,其检测事件发生;控制电路,其在事件发生的情况下,将仅具备由记录位设定单元选择的位的时刻数据和事件发生记录在存储器中。根据该事件记录器,能够减少记录于存储器的时刻的数据量,从而节约存储器的容量。
[0003]专利文献1:日本特开2009

019996号公报
[0004]但是,在专利文献1记载的事件记录器中,虽然选择在事件发生时保存在存储器中的时刻数据的位,但同时保存的事件数据的种类是固定的,根据应用的不同,有时将不需要的事件数据保存在存储器中。

技术实现思路

[0005]本专利技术的实时时钟模块的一个方式具有:计时电路,其进行计时并生成时刻数据;选择电路,其根据事件的发生,选择多种事件数据的至少1种作为成为存储对象的对象事件数据,并且选择与所述时刻数据的至少一部分时刻位对应的数据作为成为存储对象的对象时刻数据;以及存储器电路,其存储所述对象时刻数据以及所述对象事件数据。
附图说明
[0006]图1是示出包含第1实施方式的实时时钟模块的系统的结构例的图。
[0007]图2是第1实施方式的实时时钟模块的功能框图。
[0008]图3是示出处理器的结构例的图。
[0009]图4是示出第1实施方式中的捕获数据的一例的图。
[0010]图5是示出选择电路的时间戳处理的一例的时序图。
[0011]图6是示出包含第2实施方式的实时时钟模块的系统的结构例的图。
[0012]图7是第2实施方式的实时时钟模块的功能框图。
[0013]图8是示出第2实施方式中的捕获数据的一例的图。
[0014]标号说明
[0015]1实时时钟模块;2振子;3实时时钟电路;4主电源;5备用电源;6主器件;7

1~7

M传感器器件;10振荡电路;20分频电路;30计时电路;40事件触发电路;50选择电路;51处理器;52非易失性存储器;60存储器电路;70寄存器组;80接口电路;90温度传感器;100振荡监视电路;110电源电压监视电路;120电源电压选择电路;130电源电路;140中断产生电路;150传感器接口电路;511取出电路;512解码电路;513逻辑运算电路;514数据缓冲器;515捕获电路;521指令集。
具体实施方式
[0016]以下,使用附图详细说明本专利技术的优选实施方式。另外,以下说明的实施方式并不对权利要求书记载的本专利技术的内容进行不当限定。另外,以下说明的全部结构不一定是本专利技术的必要构成要件。
[0017]1.第1实施方式
[0018]图1是示出包含第1实施方式的实时时钟模块的系统的结构例的图。
[0019]如图1所示,第1实施方式的实时时钟模块1与主电源4、备用电源5以及主器件6连接。
[0020]实时时钟模块1从主电源4被供给电源电压VDD,从备用电源5被供给电源电压VBAT。实时时钟模块1在从主电源4被供给电源电压VDD时以电源电压VDD进行工作,在切断来自主电源4的电源电压VDD的供给时以电源电压VBAT进行工作。因此,实时时钟模块1在来自主电源4的电源电压VDD的供给被切断的期间也能够继续计时工作。
[0021]主器件6从主电源4被供给电源电压VDD而进行工作。在本实施方式中,关于主器件6和实时时钟模块1,主器件6为主器件,实时时钟模块1为从器件,经由I2C总线进行通信。I2C是Inter

Integrated Circuit的缩写。主器件6例如通过MCU或MPU实现。MCU是Micro Controller Unit的缩写,MPU是Micro Processor Unit的缩写。
[0022]图2是第1实施方式的实时时钟模块1的功能框图。如图2所示,实时时钟模块1具有振子2和实时时钟电路3。
[0023]实时时钟模块1从主电源4经由实时时钟电路3的端子P1被供给电源电压VDD,从备用电源5经由实时时钟电路3的端子P2被供给电源电压VBAT。
[0024]振子2可以是音叉型石英振子、AT切石英振子、SC切石英振子等,也可以是SAW振子或石英振子以外的压电振子。SAW是Surface Acoustic Wave的缩写。另外,振子2也可以是以硅半导体为材料的MEMS振子。MEMS是Micro Electro Mechanical Systems的缩写。振子2可以通过压电效应被激励,也可以通过库仑力被驱动。
[0025]实时时钟电路3具备振荡电路10、分频电路20、计时电路30、事件触发电路40、选择电路50、存储器电路60、寄存器组70、接口电路80、温度传感器90、振荡监视电路100、电源电压监视电路110、电源电压选择电路120、电源电路130以及中断产生电路140。但是,实时时钟电路3也可以构成为省略或变更这些要素的一部分,或者追加其他要素。在本实施方式中,实时时钟电路3是单芯片的集成电路,但也可以由多个芯片的集成电路构成,也可以是至少一部分由分立部件构成。
[0026]电源电压监视电路110监视电源电压VDD,判定电源电压VDD是否为规定的电压值VT1以上,输出判定信号VDET。在本实施方式中,电源电压监视电路110在判定为电源电压VDD为电压值VT1以上的情况下,输出高电平的判定信号VDET,在判定为电源电压VDD小于电压值VT1的情况下,输出低电平的判定信号VDET。
[0027]另外,电源电压监视电路110监视电源电压VDD,判定电源电压VDD是否为规定的电压值VT2以下,输出第1电源电压降低信号VDDLOW。在本实施方式中,电源电压监视电路110在判定为电源电压VDD为电压值VT2以下的情况下,输出高电平的第1电源电压降低信号VDDLOW,在判定为电源电压VDD大于电压值VT2的情况下,输出低电平的第1电源电压降低信号VDDLOW。另外,电压值VT2可以与电压值VT1相同,也可以不同。
[0028]另外,电源电压监视电路110监视电源电压VBAT,判定电源电压VBAT是否为规定的电压值VT3以下,输出第2电源电压降低信号VBATLOW。在本实施方式中,电源电压监视电路110在判定为电源电压VBAT为电压值VT3以下的情况下,输出高电平的第2电源电压降低信号VBATLOW,在判定为电源电压VBAT大于电压值VT3的情况下,输出低电平的第2电源电压降低信号VBATLOW。
[0029]另外,电源电压监视电路110监视从电源电压选择电路120输出的电源电压VOUT,判定电源电压VOUT是否为规定的电压值VT4以下,输出第3电源电压降低信号VTMPLOW。在本实施方式中,电源电压监视电路110在判定为本文档来自技高网
...

【技术保护点】

【技术特征摘要】
1.一种实时时钟模块,其具有:计时电路,其进行计时并生成时刻数据;选择电路,其根据事件的发生,选择多种事件数据的至少1种作为成为存储对象的对象事件数据,并且选择与所述时刻数据的至少一部分时刻位对应的数据作为成为存储对象的对象时刻数据;以及存储器电路,其存储所述对象时刻数据以及所述对象事件数据。2.根据权利要求1所述的实时时钟模块,其中,所述选择电路具有:非易失性存储器,其存储指定所述对象事件数据的指令集;以及处理器,其根据所述指令集选择所述对象事件数据。3.根据权利要求1所述的实时时钟模块,其中,所述选择电路在所述事件发生后,在下一时刻更新定时到来后取得所述对象时刻数据并存储到所述存储器电路中。4.根据权利要求1所述的实时时钟模块,其中,所述实时时钟模块具备电源电压监视电路,所述电源电压监视电路监视电源电压,生成电源电压监视数据,所述多种事件数据包含所...

【专利技术属性】
技术研发人员:须藤泰宏
申请(专利权)人:精工爱普生株式会社
类型:发明
国别省市:

网友询问留言 已有0条评论
  • 还没有人留言评论。发表了对其他浏览者有用的留言会获得科技券。

1