基于FPGA的数字射频前端及信号发送、接收方法技术

技术编号:39194101 阅读:32 留言:0更新日期:2023-10-27 08:41
本发明专利技术涉及一种基于FPGA的数字射频前端,包括:FPGA和连接于FPGA的存储器、射频DAC及射频ADC;FPGA,用于获取上位机的基带信号并存入存储器中,从存储器中读取基带信号,将基带信号进行插值滤波从而倍频到中频信号;用于将从射频ADC接收的中频信号进行抽取滤波从而降频到基带信号后存入存储器,从存储器中读取基带信号后发送至上位机;存储器用于存储基带信号;射频DAC用于接收FPGA发送的中频信号,将中频信号倍频到射频段生成射频信号并发出;射频ADC用于接收射频信号,将射频信号降频到中频段生成中频信号并发送至FPGA。本发明专利技术结构简单,切换频带方便。切换频带方便。切换频带方便。

【技术实现步骤摘要】
基于FPGA的数字射频前端及信号发送、接收方法


[0001]本专利技术涉及射频
,尤其涉及一种基于FPGA的数字射频前端及信号发送、接收方法。

技术介绍

[0002]传统的射频前端如图1所示,需要先产生基带信号,通过调制器把基带倍频到中频段,再通过上变频到射频段,中间还要设计放大器,滤波器以保证信号质量。接收射频也是要从射频段到中频段,经过很长的模拟信号处理流程。
[0003]现有的射频前端存在以下缺陷:(1)前端由于要把基频信号变频到射频段,需要逐级升频并且在每次升频的时候配置相应的滤波器以保证处理后的信号质量不会出现失真,接收链路也是一样,这样就导致前端配置了很多器件,射频前端结构复杂,设计和调试困难;(2)随着基频信号,调制解调方式以及上下变频方式的改变,滤波器的系数也要随着改变以保证信号不失真,模拟滤波器调整不方便,这也间接制约了整个系统的频率切换以及工作带宽,即同一套系统带宽受限,且切换频带不便。

技术实现思路

[0004]本专利技术的目的是为了提供一种基于FPGA的数字射频前端及信号发送、接收方法,结构本文档来自技高网...

【技术保护点】

【技术特征摘要】
1.基于FPGA的数字射频前端,其特征在于:包括:FPGA和连接于FPGA的存储器、射频DAC及射频ADC;FPGA,用于获取上位机的基带信号并存入存储器中,从存储器中读取基带信号,将基带信号进行插值滤波从而倍频到中频信号;用于将从射频ADC接收的中频信号进行抽取滤波从而降频到基带信号后存入存储器,从存储器中读取基带信号后发送至上位机;存储器,用于存储基带信号;射频DAC,用于接收FPGA发送的中频信号,将中频信号倍频到射频段生成射频信号并发出;射频ADC,用于接收射频信号,将射频信号降频到中频段生成中频信号并发送至FPGA。2.根据权利要求1所述的基于FPGA的数字射频前端,其特征在于:所述FPGA还用于存储不同频率的本振信号;FPGA基于本振信号实现正交混频;FPGA用于通过插值滤波和正交混频将基频信号倍频到中频信号;FPGA用于通过抽取滤波和正交混频将中频信号降频到基频信号。3.根据权利要求1所述的基于FPGA的数字射频前端,其特征在于:所述FPGA还用于存储滤波器抽头系数;FPGA根据滤波器抽头系数进行多级插值滤波或抽取滤波。4.根据权利要求1所述的基于FPGA的数字射频前端,其特征在于:所述FPGA还包括FIFO时钟域转换模块,用于将FPGA外的信号经过一个FIFO把时钟域转换到存储器DDR读写控制时钟域里。5.根据权利要求1所述的基于FPGA的数字射频前端,其特征在于:所...

【专利技术属性】
技术研发人员:杨业汤涛李世平郑昱韩文俊郝明
申请(专利权)人:中国电子科技集团公司第十四研究所
类型:发明
国别省市:

网友询问留言 已有0条评论
  • 还没有人留言评论。发表了对其他浏览者有用的留言会获得科技券。

1