放大器电路、集成电路芯片及电子装置制造方法及图纸

技术编号:39192961 阅读:8 留言:0更新日期:2023-10-27 08:40
本申请涉及放大器电路、集成电路芯片和电子装置。放大器电路包括:晶体管,具有第一端、第二端和第三端,其中待放大信号从第一端接入,经过晶体管的放大后在第二端产生反相放大信号,并在第三端产生跟随放大信号;第一输出阻抗匹配电路,第一输出阻抗匹配电路的第一端连接至晶体管的第二端,其中反相放大信号经过第一输出阻抗匹配电路后在第一输出阻抗匹配电路的第二端输出为第一放大信号;以及第二输出阻抗匹配电路,第二输出阻抗匹配电路的第一端连接至晶体管的第三端,其中跟随放大信号经过第二输出阻抗匹配电路后在第二输出阻抗匹配电路的第二端输出为第二放大信号。通过本申请实施例,可以使得降低电路的功耗。可以使得降低电路的功耗。可以使得降低电路的功耗。

【技术实现步骤摘要】
放大器电路、集成电路芯片及电子装置


[0001]本申请涉及电子电路
,特别涉及一种放大器电路、集成电路芯片及电子装置。

技术介绍

[0002]放大器用于对信号进行放大,是射频
、尤其是无线通信领域和卫星通信领域的常用器件。放大器功耗和增益等是衡量放大器性能的重要指标。一般地,期望功率放大器能够具有较低的功耗。随着通信技术的发展,通信设备中需要的放大器的数量越来越多,期望提供具有低功耗的高性能放大器。

技术实现思路

[0003]本申请实施例提供一种放大器电路、集成电路芯片和电子装置,以提供具有降低功耗的放大器电路。
[0004]根据本申请的一方面,提供一种放大器电路,其包括:
[0005]晶体管,具有第一端、第二端和第三端,其中待放大信号从所述晶体管的第一端接入,经过所述晶体管的放大后在所述晶体管的第二端产生反相放大信号,并在所述晶体管的第三端产生跟随放大信号;
[0006]第一输出阻抗匹配电路,用于将所述晶体管的第二端的输出阻抗匹配至第一目标阻抗,所述第一目标阻抗为第一输出阻抗匹配电路的第二端的输出阻抗,所述第一输出阻抗匹配电路的第一端连接至所述晶体管的第二端,其中所述反相放大信号经过所述第一输出阻抗匹配电路后在所述第一输出阻抗匹配电路的第二端输出为第一放大信号;以及
[0007]第二输出阻抗匹配电路,用于将所述晶体管的第三端的输出阻抗匹配至第二目标阻抗,所述第二目标阻抗为第二输出阻抗匹配电路的第二端的输出阻抗,所述第二输出阻抗匹配电路的第一端连接至所述晶体管的第三端,其中所述跟随放大信号经过所述第二输出阻抗匹配电路后在所述第二输出阻抗匹配电路的第二端输出为第二放大信号。
[0008]根据本申请的另一方面,提供一种集成电路芯片,其包括衬底,以及位于所述衬底上的如上所述的放大器电路。
[0009]根据本申请的又一方面,提供一种电子装置,其包括如上所述的集成电路芯片。
[0010]本申请的实施例提供的技术方案可以包括以下有益效果:
[0011]在本申请各实施例的放大器电路、集成电路芯片和电子装置中,晶体管与位于其两个端处的第一输出阻抗匹配电路和第二输出阻抗匹配电路分别形成两个放大链路,对输入的待放大信号分别进行放大,输出两路放大信号。即,使用一个晶体管实现了两路放大,从而使得电路的功耗大大降低。
[0012]应当理解的是,以上的一般描述和后文的描述仅是示例性的,并不能限制本申请。
附图说明
[0013]此处的附图被并入说明书中并构成本说明书的一部分,示出了符合本申请的实施例,并与说明书一起用于解释本申请的原理。
[0014]图1示出根据本申请一实施例的放大器电路的结构示意图;
[0015]图2A和2B示出根据本申请一实施例的放大器电路的原理示意图;
[0016]图3示出根据本申请一实施例的放大器电路的结构示意图,其中放大器电路100还包括第一偏置电路124、第二偏置电路134、输入阻抗匹配电路141和第三偏置电路142;
[0017]图4A和4B示出根据本申请其他实施例的放大器电路的结构示意图;
[0018]图5A示出第一放大信号和第二放大信号在经过第一和第二输出阻抗匹配电路前后的相位差示意图;
[0019]图5B示出第一放大信号和第二放大信号叠加后的波形示意图;
[0020]图6示出根据本申请一实施例的放大器电路的结构示意图,其中具体示出了第一和第二输出阻抗匹配电路、输入阻抗匹配电路的组成的示例;
[0021]图7示出根据本申请一实施例的放大器电路的结构示意图,其中具体示出了第一和第二偏置电路的组成的示例;
[0022]图8示出根据本申请一实施例的放大器电路的结构示意图,其中具体示出了第二偏置电路的组成的另一示例;
[0023]图9示出根据本申请一实施例的放大器电路的结构示意图,其中具体示出了第二偏置电路的组成的又一示例;
[0024]图10示出根据本申请一实施例的放大器电路的结构示意图,其中具体示出了第三偏置电路的组成的示例;
[0025]图11示出根据本申请一实施例的放大器电路的结构示意图,其中具体示出了第三偏置电路的组成的另一示例;
[0026]图12示出根据本申请一实施例的集成电路芯片的示意图;
[0027]图13示出根据本申请一实施例的电子装置的示意图。
[0028]图14示出根据本申请一实施例的电感对的布置示意图。
具体实施方式
[0029]这里将详细地对示例性实施例执行说明,其示例表示在附图中。下面的描述涉及附图时,除非另有表示,不同附图中的相同数字表示相同或相似的要素。以下示例性实施例中所描述的实施方式并不代表与本申请相一致的所有实施方式。相反,它们仅是与如所附权利要求书中所详述的、本申请的一些方面相一致的装置和方法的例子。
[0030]在以下描述中,阐述了众多具体细节,例如特定组件、电路和过程的示例,以提供对本公开内容的透彻理解。如本文所使用的术语“连接”意指直接连接或通过一个或多个中间组件或电路连接,或者是以耦合方式连接。此外,在以下描述中并且出于解释的目的,阐述了特定的命名以提供对本申请实施例的透彻理解。然而,对本领域技术人员来说应当理解的是,这些具体细节可能不是实施本申请实施例所必需的。在一些实施例中,以框图形式示出了公知的电路和设备以避免模糊本公开内容。另外,电路元件或软件块之间的互连可以被示出为总线或单个信号线。每个总线可以替代地是单个信号线,而每个单个信号线可
以替代地是总线,并且单个线或总线可以表示用于组件之间的通信的大量物理或逻辑机制中的任何一者或多者。
[0031]图1为根据本申请一实施例的放大器电路100的结构示意图。如图1所示,在该实施例中,放大器电路100包括晶体管110、第一输出阻抗匹配电路123和第二输出阻抗匹配电路133。晶体管110用于对待放大信号进行放大,并具有第一端111、第二端112和第三端113,其中待放大信号从第一端111接入,经过晶体管110的放大后在晶体管110的第二端112产生反相放大信号,并在晶体管110的第三端113产生跟随放大信号。
[0032]第一输出阻抗匹配电路123和第二输出阻抗匹配电路133分别连接在晶体管110的第二端112和第三端113处。第一输出阻抗匹配电路123用于将晶体管110的第二端112的输出阻抗匹配至第一目标阻抗,所述第一目标阻抗为第一输出阻抗匹配电路123的第二端112的输出阻抗,第一输出阻抗匹配电路123的第一端121连接至晶体管110的第二端112。晶体管110的第二端112处产生的反相放大信号经过第一输出阻抗匹配电路123后在第一输出阻抗匹配电路123的第二端122被输出为第一放大信号。
[0033]第二输出阻抗匹配电路133用于将晶体管110的第三端113的输出阻抗匹配至第二目标阻抗,所述第二目标阻抗为第二输出阻抗匹配电路133的第二端132的输出阻抗,第二输本文档来自技高网
...

【技术保护点】

【技术特征摘要】
1.一种放大器电路,其特征在于,包括:晶体管,具有第一端、第二端和第三端,其中待放大信号从所述晶体管的第一端接入,经过所述晶体管的放大后在所述晶体管的第二端产生反相放大信号,并在所述晶体管的第三端产生跟随放大信号;第一输出阻抗匹配电路,用于将所述晶体管的第二端的输出阻抗匹配至第一目标阻抗,所述第一目标阻抗为第一输出阻抗匹配电路的第二端的输出阻抗,所述第一输出阻抗匹配电路的第一端连接至所述晶体管的第二端,其中所述反相放大信号经过所述第一输出阻抗匹配电路后在所述第一输出阻抗匹配电路的第二端输出为第一放大信号;以及第二输出阻抗匹配电路,用于将所述晶体管的第三端的输出阻抗匹配至第二目标阻抗,所述第二目标阻抗为第二输出阻抗匹配电路的第二端的输出阻抗,所述第二输出阻抗匹配电路的第一端连接至所述晶体管的第三端,其中所述跟随放大信号经过所述第二输出阻抗匹配电路后在所述第二输出阻抗匹配电路的第二端输出为第二放大信号。2.根据权利要求1所述的放大器电路,其特征在于,还包括第一偏置电路,所述第一偏置电路的第一端连接至所述第一输出阻抗匹配电路的第三端。3.根据权利要求2所述的放大器电路,其特征在于,所述第一输出阻抗匹配电路的第三端与所述第一偏置电路的第一端连接至第一偏置电源信号。4.根据权利要求1所述的放大器电路,其特征在于,还包括第二偏置电路,所述第二偏置电路的第一端连接至所述第二输出阻抗匹配电路的第三端。5.根据权利要求4所述的放大器电路,其特征在于,所述第二输出阻抗匹配电路的第三端与所述第二偏置电路的第一端连接至第二偏置电源信号。6.根据权利要求1所述的放大器电路,其特征在于:所述晶体管为场效应管,所述晶体管的第一端为栅极,所述晶体管的第二端为漏极,所述晶体管的第三端为源极;或者所述晶体管为三极管,所述晶体管的第一端为基极,所述晶体管的第二端为集电极,所述晶体管的第三端为发射极。7.根据权利要求1所述的放大器电路,其特征在于,还包括合成输出端,用于输出第一放大信号和第二放大信号的合成信号。8.根据权利要求1所述的放大器电路,其特征在于,所述第一输出阻抗匹配电路和所述第二输出阻抗匹配电路被配置为使得第一放大信号与第二放大信号的波峰之间的相位差为2nπ,其中n为整数。9.根据权利要求1所述的放大器电路,其特征在于,所述第一输出阻抗匹配电路包括第一感性器件、第二感性器件和第三感性器件,其中第一感性器件的第一端作为所述第一输出阻抗匹配电路的第一端,第一感性器件的第二端连接至第二感性器件的第一端,第二感性器件的第二端作为所述第一输出阻抗匹配电路的第三端,第三感性器件的第一端与第一感性器件的第二端及第二感性器件的第一端连接,第三感性器件的第二端作为所述第一输出阻抗匹配电路的第二端。10.根据权利要求1所述的放大器电路,其特征在于,所述第二输出阻抗匹配电路包括第四感性器件、第五感性器件和第一电容,其中第四感性器...

【专利技术属性】
技术研发人员:刘石生
申请(专利权)人:深圳市晶准通信技术有限公司
类型:发明
国别省市:

网友询问留言 已有0条评论
  • 还没有人留言评论。发表了对其他浏览者有用的留言会获得科技券。

1