一种合路单元及阵列馈电矩阵机柜制造技术

技术编号:39157356 阅读:10 留言:0更新日期:2023-10-23 15:01
本申请公开了一种合路单元及阵列馈电矩阵机柜,解决了合路器的输入通道数较多,公差带来的可靠性较差的问题。一种合路单元,包含多个第一合路器组和一个第二合路器组。所述第一合路器组包含一个末级开关和N个第一合路器。多个所述末级开关用于将一个通道的信号分为多路。所述第一合路器,用于将多个末级开关的一路信号通过第一合路器合成为一个通道的输出信号;每个第一合路器均连接末级开关的一路。所述第二合路器组包含N个第二合路器。第一合路器组的N路输出信号分别输入N个第二合路器。第一合路器组的数量与第二合路器的输入通道数对应。本申请利降低了合路器的公差对信号的影响,降低了插损,完善了阵列馈电系统合路单元的产品体系。单元的产品体系。单元的产品体系。

【技术实现步骤摘要】
一种合路单元及阵列馈电矩阵机柜


[0001]本申请涉及射频信号传输
,尤其涉及一种合路单元及阵列馈电矩阵机柜。

技术介绍

[0002]阵列馈电系统通常用于微波暗室半实物仿真系统,将目标模拟器生产的目标回波信号馈入天线单元进行辐射,以模拟目标及环境信号空间角位置。在实验过程中,通常需要将多个不同通道的射频信号进行合成馈入同一天线单元,实现对目标的模拟,合路单元的结构极大地影响系统的性能与复杂程度。
[0003]过去对多通道阵列馈电系统的信号合成方法一般采用的是直接采用一级X合一合路器(X为系统总的通道数),当合路器的输入通道数较少时,合路器的一致性与公差对系统的影响较小;但当通道数多于6时,单级的合路器已无法满足信号合成过程中公差带来的对结构可靠性的影响。因此需要采用新的设计结构实现多通道的信号合成是十分有必要的。

技术实现思路

[0004]本申请实施例提供一种合路单元及阵列馈电矩阵机柜,解决了合路器的输入通道数较多,公差带来的可靠性较差的问题。
[0005]本申请实施例提供一种合路单元,包含多个第一合路器组和一个第二合路器组。所述第一合路器组包含一个末级开关和N个第一合路器。多个所述末级开关均为一选多的开关,用于将一个通道的信号分为多路。所述第一合路器,用于将多个末级开关的一路信号通过第一合路器合成为一个通道的输出信号;每个第一合路器均连接末级开关的一路。所述第二合路器组包含至少N个第二合路器。第一合路器组的N路输出信号分别输入N个第二合路器。第一合路器组的数量与第二合路器的输入通道数对应。
[0006]进一步地,还包含机柜。所述机柜设置有托盘。所述第一合路器组和所述第二合路器组分别设置在单独的托盘上。
[0007]进一步地,所述第一合路器组的数量为四个。
[0008]进一步地,所述末级开关为一选五开关。所述第二合路器的数量为五个。
[0009]进一步地,用托盘作为箱体底面在两个并排放置的所述机柜的同一水平高度上分隔出两个空腔。第一空腔内水平设置两个托盘将空腔在高度方向分为三部分。所述第二合路器组放置在中间部分。两个所述第一合路器组分别放置在上下两个部分。第二空腔设置一个托盘将空腔在高度方向均分为两部分。两个所述第一合路器组分别放置在两部分中。
[0010]进一步地,所述第一合路器选用五合一合路器。
[0011]进一步地,多个所述第一合路器的输入端口到第二合路器的电缆长度相同。
[0012]进一步地,位于第二合路器组上下两侧第一合路器组与第二合路器的电缆在机柜外侧盘起。
[0013]本申请实施例还提供一种阵列馈电矩阵机柜,其特征在于,所述机柜从上到下设
置五个上述任意一项所述合路单元。
[0014]进一步地,所述机柜中间留出空间。所述空间用于放置其他机柜配件。
[0015]本申请实施例采用的上述至少一个技术方案能够达到以下有益效果:
[0016]本申请利用多级合路单元将二十路不同的信号合成后输出,降低了合路器的公差对信号的影响,利用托盘式安装结构减少了多级合路单元连接线缆的长度,降低了插损,兼顾了低损耗与高稳定性等特点,完善了阵列馈电系统合路单元的产品体系。
附图说明
[0017]此处所说明的附图用来提供对本申请的进一步理解,构成本申请的一部分,本申请的示意性实施例及其说明用于解释本申请,并不构成对本申请的不当限定。在附图中:
[0018]图1为本申请实施例一种合路单元结构图;
[0019]图2为本申请实施例第一合路器组结构图;
[0020]图3为本申请实施例第二合路器组结构图;
[0021]图4为本申请实施例一种阵列馈电矩阵机柜结构图。
具体实施方式
[0022]为使本申请的目的、技术方案和优点更加清楚,下面将结合本申请具体实施例及相应的附图对本申请技术方案进行清楚、完整地描述。显然,所描述的实施例仅是本申请一部分实施例,而不是全部的实施例。基于本申请中的实施例,本领域普通技术人员在没有做出创造性劳动前提下所获得的所有其他实施例,都属于本申请保护的范围。
[0023]以下结合附图,详细说明本申请各实施例提供的技术方案。
[0024]图1为本申请实施例一种合路单元结构图。
[0025]本申请实施例提供一种合路单元,包含多个第一合路器组1和一个第二合路器组2。
[0026]进一步地,还包含机柜。所述机柜设置有托盘。
[0027]所述第一合路器组和所述第二合路器组分别设置在单独的托盘上。
[0028]进一步地,所述第一合路器组的数量为四个。
[0029]进一步地,用托盘作为箱体底面在两个并排放置的所述机柜的同一水平高度上分隔出两个空腔。第一空腔内水平设置两个托盘将空腔在高度方向分为三部分。所述第二合路器组放置在中间部分。两个所述第一合路器组分别放置在上下两个部分。第二空腔设置一个托盘将空腔在高度方向均分为两部分。两个所述第一合路器组分别放置在两部分中。
[0030]例如,如图1所示,第一合路器组固定在托盘上,每个第二合路器组将二十路信号中的五路进行合成。每四个第一合路器组的输出信号输入至第二级合路器,由于末级开关使用的是一选五开关,将五个第二级合路器固定在同一个托盘上。
[0031]图2为本申请实施例第一合路器组结构图。
[0032]所述第一合路器组包含一个末级开关11和N个第一合路器12。
[0033]多个所述末级开关均为一选多的开关,用于将一个通道的信号分为多路。
[0034]进一步地,所述末级开关为一选五开关。
[0035]所述第一合路器,用于将多个末级开关的一路信号通过第一合路器合成为一个通
道的输出信号;每个第一合路器均连接末级开关的一路。
[0036]进一步地,所述第一合路器选用五合一合路器。
[0037]例如,第一合路器与末级开关共同构成一个第一合路器组,末级开关通常选用一选五开关,分别将一个通道的信号分为五路,第一级合路器选用五合一合路器。
[0038]图3为本申请实施例第二合路器组结构图。
[0039]所述第二合路器组包含至少N个第二合路器21。第一合路器组的N路输出信号分别输入N个第二合路器。第一合路器组的数量与第二合路器的输入通道数对应。
[0040]所述第二合路器的数量为五个。
[0041]图4为本申请实施例一种阵列馈电矩阵机柜结构图。
[0042]本申请实施例还提供一种阵列馈电矩阵机柜,其特征在于,所述机柜从上到下设置五个上述任意一项所述合路单元。
[0043]进一步地,所述机柜中间留出空间。所述空间用于放置其他机柜配件。
[0044]例如,如图4所示,两个并排的机柜从上到下安装了五个合路单元,图中一个虚线框代表一个合路单元。
[0045]四个第一合路器组与一个第二合路器组构成一个合路单元,两个机柜一共放置五组合路单元,可以将信号输出至25个天本文档来自技高网
...

【技术保护点】

【技术特征摘要】
1.一种合路单元,其特征在于,包含多个第一合路器组和一个第二合路器组;所述第一合路器组包含一个末级开关和N个第一合路器;多个所述末级开关均为一选多的开关,用于将一个通道的信号分为多路;所述第一合路器,用于将多个末级开关的一路信号通过第一合路器合成为一个通道的输出信号;每个第一合路器均连接末级开关的一路;所述第二合路器组包含至少N个第二合路器;第一合路器组的N路输出信号分别输入N个第二合路器;第一合路器组的数量与第二合路器的输入通道数对应。2.根据权利要求1所述合路单元,其特征在于,还包含机柜;所述机柜设置有托盘;所述第一合路器组和所述第二合路器组分别设置在单独的托盘上。3.根据权利要求1所述合路单元,其特征在于,所述第一合路器组的数量为四个。4.根据权利要求1所述合路单元,其特征在于,所述末级开关为一选五开关;所述第二合路器的数量为五个。5.根据权利要求2所述合路单元,其特征在于,用托盘作为箱体底面...

【专利技术属性】
技术研发人员:何逸箫徐源王丹华李呈柯贾治国
申请(专利权)人:北京无线电计量测试研究所
类型:发明
国别省市:

网友询问留言 已有0条评论
  • 还没有人留言评论。发表了对其他浏览者有用的留言会获得科技券。

1