一种数字音频无线传输的同步机制制造技术

技术编号:39004846 阅读:14 留言:0更新日期:2023-10-07 10:36
本发明专利技术公开了一种数字音频无线传输的同步机制,涉及无线通讯技术领域,具体包括硬件部分和软件部分,所述硬件部分包括硬件基础部分和硬件额外部分;所述硬件基础部分包括结构相同的发射端部分和接收端部分,发射端部分和接收端部分均包括时钟晶振X2,所述时钟晶振X2的输入端并联有电容C28,所述时钟晶振X2的输出端并联有电容C30,所述电容C28和电容C30两者的另一端接地。该数字音频无线传输的同步机制,解决了发送端和接收端的数据不足和溢出问题,及由此产生的噪音问题;由硬件和软件结合的方式,动态调整接收端的消耗速度,使得接收端的缓存数量维持在一个稳定区间,从源头上解决缓存的数据不足和溢出问题。决缓存的数据不足和溢出问题。决缓存的数据不足和溢出问题。

【技术实现步骤摘要】
一种数字音频无线传输的同步机制


[0001]本专利技术涉及无线通讯
,具体为一种数字音频无线传输的同步机制。

技术介绍

[0002]在无线通讯领域,比如4G,5G,WIFI,GPS,都有着复杂的时钟同步机制设计。对于一些相对简单的应用,像是蓝牙耳机,2.4G无线键鼠等,则依托于双向的通信协议设计来进行同步。而对于一些纯粹的单向数字通讯场景,尤其是音频场景,比如数字无线麦克风,数字无线音频传输系统等,一般的同步方式则是通过简单的软件设计来实现同步。在接收端设定一定数量的缓存,采用丢弃或者覆盖来得快的包,等待来得慢的包。而无论是丢弃、覆盖、等待都会带来音频上的不连续,而这个不连续从接收端来看就是令人反感的噪音。一些成本较高的系统,可以在接收端设定更大的缓存空间来试图解决这个问题。但更多的缓存数量,则会带来延迟这一新的问题。

技术实现思路

[0003]本专利技术提供了一种数字音频无线传输的同步机制,解决了上述
技术介绍
中提出的缓存治标不治本,设置太大缓存会带来更大延迟的问题。
[0004]本专利技术提供如下技术方案:一种数字音频无线传输的同步机制,软硬件结合,硬件部分使接收端的音频采集频率高于发射端的音频发射频率,但接收端的晶振频率低于发射端的晶振频率;软件中通过定时查询接收端的缓存空间的方式改变播放频率,始终使接收端的缓存数量维持在一个稳定区间,将原本收发双方因为时钟偏差带来的积累数据量的偏差进行自适应地消除,从源头上避免了噪音的产生;并可以在较小的缓存空间内实现,在一些出现丢包的情况下,逐步弥合丢包的影响,使数字音频无线传输具有低延迟且稳定的优势。
[0005]一种数字音频无线传输的同步机制,包括硬件部分和软件部分,所述硬件部分包括硬件基础部分和硬件额外部分;所述硬件基础部分包括结构相同的发射端部分和接收端部分,发射端部分和接收端部分均包括时钟晶振X2,所述时钟晶振X2的输入端并联有电容C28,所述时钟晶振X2的输出端并联有电容C30,所述电容C28和电容C30两者的另一端接地,且所述时钟晶振X2的输入端和输出端并联有电阻R3;
[0006]所述硬件额外部分并联在硬件基础部分的接收端部分的时钟晶振X2的输出口,所述硬件额外部分包括N

MOS电子开关Q1及处于并联状态的电容C33和电容C34,所述电容C33和电容C34两者的一端接地,所述电容C33的另一端通过电阻R7与单片机晶振外接引脚XTAL_IO连接,所述N

MOS电子开关Q1的S引脚与电容C34的另一端连接,所述N

MOS电子开关Q1的G引脚与电阻R7连接,所述N

MOS电子开关Q1的D引脚与接收端时钟晶振X2的输出口并联;
[0007]所述软件部分包括RF模块和播放模块;所述RF模块内缓存接收端接收的数据,并把接收的数据依次传输给播放模块,播放模块对接收的数据进行播放,且RF模块内设置定
时查询其剩余缓存空间的指令,根据剩余缓存空间控制播放模块的播放频率,使RF模块内的缓存空间维持在一个稳定区间。
[0008]优选的,所述XTAL_IO由软件部分控制,所述XTAL_IO开启时,所述硬件额外部分接通,给接收端晶振附加上额外的匹配电容,降低接收端的频率,从而降低了播放频率;所述XTAL_IO关闭时,所述硬件额外部分断开,提高接收端的频率,从而提高播放频率。
[0009]优选的,所述接收端部分中的电容C30、电容C28和电容C34三者的电容量是逐渐增大的,所述发射端部分中的电容C30和电容C28两者的电容量相同。
[0010]优选的,所述RF模块的缓存空间一定,且当RF模块接收稳定时,RF模块的缓存空间可以选取得足够小,带来最小的延迟指标,而当RF模块接收不稳定时,需要增大缓存空间。
[0011]优选的,所述时钟晶振X2的匹配电容C30的选取按照计算值设定,所述时钟晶振X2的匹配电容C28的选取需要满足晶振的生产误差,必须使得时钟晶振X2这一侧的容值应与处在开启和关闭后,比时钟晶振X2发射端的最大理论频率偏差更大。
[0012]与现有技术对比,本专利技术具备以下有益效果:
[0013]1、该数字音频无线传输的同步机制,低成本,低消耗,不过多占用PCB空间;本设计巧妙地对收发端的时钟基础进行了小幅度的修改,仅仅额外使用一颗N

MOS和2颗电容,就使接收端具备了一定程度的自适应调整能力。
[0014]2、该数字音频无线传输的同步机制,通过自适应调整播放频率,使接收端的缓存空间始终维持在稳定的正常范围内,使数字音频无线传输具有低延迟且稳定的优势。
[0015]3、该数字音频无线传输的同步机制,解决了发送端和接收端的数据不足和溢出问题,及由此产生的噪音问题;由硬件和软件结合的方式,动态调整接收端的消耗速度,使得接收端的缓存数量维持在一个稳定区间。可从源头上解决缓存的数据不足和溢出问题。
附图说明
[0016]图1为本专利技术RF模块工作流程示意图;
[0017]图2为本专利技术播放模块工作流程示意图;
[0018]图3为本专利技术发射端部分结构示意图;
[0019]图4为本专利技术接收端部分与硬件额外部分并联与示意图;
[0020]图5为本专利技术硬件NMOS选型关键指标

寄生电容示意图;
[0021]图6为本专利技术负载电容与频率误差示意图。
具体实施方式
[0022]下面将结合本专利技术实施例中的附图,对本专利技术实施例中的技术方案进行清楚、完整地描述,显然,所描述的实施例仅仅是本专利技术一部分实施例,而不是全部的实施例。基于本专利技术中的实施例,本领域普通技术人员在没有做出创造性劳动前提下所获得的所有其他实施例,都属于本专利技术保护的范围。
[0023]本专利技术提供了一种实施例:一种数字音频无线传输的同步机制,包括硬件部件和软件部分,软硬件结合,硬件部分使接收端的音频采集频率高于发射端的音频发射频率,但接收端的晶振频率低于发射端的晶振频率;软件中通过定时查询接收端的缓存空间的方式改变播放频率,始终使接收端的缓存数量维持在一个稳定区间,将原本收发双方因为时钟
偏差带来的积累数据量的偏差进行自适应地消除,从源头上避免了噪音的产生。
[0024]硬件部分包括硬件基础部分和硬件额外部分,所述硬件基础部分包括结构相同的发射端部分和接收端部分,发射端部分和接收端部分均包括时钟晶振X2,所述时钟晶振X2的输入端并联有电容C28,所述时钟晶振X2的输出端并联有电容C30,所述电容C28和电容C30两者的另一端接地,且所述时钟晶振X2的输入端和输出端并联有电阻R3,时钟晶振X2的外壳结构,本申请中对现有技术中的发射端和接收端关于音频采集和还原的时钟晶振进行修改,对发射端部分,适当地增大的匹配电容,本申请中发射端部分中的电容C28和电容C30两者的电容量相同,而对接收端部分,适当地减小匹配电容,本申请中接收端部分中的电容C28的电容量大于电容C30本文档来自技高网
...

【技术保护点】

【技术特征摘要】
1.一种数字音频无线传输的同步机制,包括硬件部分和软件部分,其特征在于:所述硬件部分包括硬件基础部分和硬件额外部分;所述硬件基础部分包括结构相同的发射端部分和接收端部分,发射端部分和接收端部分均包括时钟晶振X2,所述时钟晶振X2的输入端并联有电容C28,所述时钟晶振X2的输出端并联有电容C30,所述电容C28和电容C30两者的另一端接地,且所述时钟晶振X2的输入端和输出端并联有电阻R3;所述硬件额外部分并联在硬件基础部分的接收端部分的时钟晶振X2的输出口,所述硬件额外部分包括N

MOS电子开关Q1及处于并联状态的电容C33和电容C34,所述电容C33和电容C34两者的一端接地,所述电容C33的另一端通过电阻R7与单片机晶振外接引脚XTAL_IO连接,所述N

MOS电子开关Q1的S引脚与电容C34的另一端连接,所述N

MOS电子开关Q1的G引脚与电阻R7连接,所述N

MOS电子开关Q1的D引脚与接收端时钟晶振X2的输出口并联;所述软件部分包括RF模块和播放模块;所述RF模块内缓存接收端接收的数据,并把接收的数据依次传输给播放模块,播放模块对接收的数据进行播放,且RF模块内设置定时查询其剩余缓存...

【专利技术属性】
技术研发人员:刘官奇
申请(专利权)人:深圳驰越科技有限公司
类型:发明
国别省市:

网友询问留言 已有0条评论
  • 还没有人留言评论。发表了对其他浏览者有用的留言会获得科技券。

1