【技术实现步骤摘要】
【国外来华专利技术】50%占空比差分倍频器的校准技术
[0001]优先权
[0002]本申请要求McHugh等人于2020年9月25日提交的申请号为63/083,758、专利技术名称为“50%占空比差分倍频器的校准技术(Techniques for Calibrating 50% Duty Cycle Differential Frequency Doubler)”的美国临时专利申请的优先权,其全部内容通过引用并入在本申请中。
[0003]本专利技术大体上涉及用于生成时钟信号的振荡器的架构。
技术介绍
[0004]随着开发蜂窝电话等无线终端以较高的频率进行通信,用于接收机和发射机的本地振荡器往往在所需的较高频率值下产生没有稳定占空比的频率。
技术实现思路
[0005]根据本专利技术的一个方面,一种倍频器电路包括相位延迟电路、逻辑电路和控制电路。所述相位延迟电路用于:接收差分输入时钟信号;接收一个或多个控制信号,根据所述差分输入时钟信号生成差分输出时钟信号,并且通过响应于所述一个或多个控制信号延迟所述差分输出时钟信 ...
【技术保护点】
【技术特征摘要】
【国外来华专利技术】1.一种倍频器电路,其特征在于,所述倍频器电路包括:相位延迟电路,用于:接收差分输入时钟信号;接收一个或多个控制信号;根据所述差分输入时钟信号生成差分输出时钟信号;通过响应于所述一个或多个控制信号延迟所述差分输出时钟信号,根据所述差分输入时钟信号生成差分延迟输出时钟信号;逻辑电路,用于接收所述差分输出时钟信号和所述差分延迟输出时钟信号,并且根据所述差分输出时钟信号和所述差分延迟输出时钟信号生成倍频差分时钟信号作为输出;控制电路,用于接收所述逻辑电路的一个或多个输出,并且根据所述一个或多个输出生成所述一个或多个控制信号。2.根据权利要求1所述的倍频器电路,其特征在于,所述控制电路包括:一个或多个比较器,分别用于接收所述逻辑电路的所述一个或多个输出,并且生成对应的比较器输出;状态机,用于接收所述一个或多个比较器的所述对应输出,并且根据所述对应输出生成所述一个或多个控制信号。3.根据权利要求2所述的倍频器电路,其特征在于,所述控制电路还包括:检测电路,针对所述逻辑电路的所述一个或多个输出中的每个输出包括对应的电阻器和电容器,其中,所述逻辑电路的所述输出通过所述电阻器提供给其中一个所述比较器的对应输入,所述电容器连接在所述对应输入与接地之间。4.根据权利要求2或3所述的倍频器电路,其特征在于,所述一个或多个比较器包括第一比较器,所述第一比较器用于在第一输入侧接收所述倍频差分时钟信号的第一分量以及在第二输入侧接收所述倍频差分时钟信号的第二分量。5.根据权利要求2至4中任一项所述的倍频器电路,其特征在于,所述差分输出时钟信号包括正分量和负分量,所述差分延迟输出时钟信号包括正分量和负分量;所述逻辑电路包括:第一与非门,用于接收所述差分输出时钟信号的所述负分量和所述差分延迟输出时钟信号的所述正分量作为输入;第二与非门,用于接收所述差分输出时钟信号的所述正分量和所述差分延迟输出时钟信号的所述负分量作为输入;所述一个或多个比较器包括:第一比较器,用于接收所述第一与非门的输出和参考电压;第二比较器,用于接收所述第二与非门的输出和所述参考电压。6.根据权利要求1至5中任一项所述的倍频器电路,其特征在于,所述逻辑电路包括:差分输入同或门,用于接收所述差分输出时钟信号和所述差分延迟输出时钟信号,并且提供所述倍频差分时钟信号的正分量;差分输入异或门,用于接收所述差分输出时钟信号和所述差分延迟输出时钟信号,并且提供所述倍频差分时钟信号的负分量。7.根据权利要求1至6中任一项所述的倍频器电路,其特征在于,所述差分输入时钟信
号包括正分量和负分量,所述差分输出时钟信号包括正分量和负分量,所述差分延迟输出时钟信号包括正分量和负分量,所述相位延迟电路包括:第一可变延迟电路,用于接收所述差分输入时钟信号的所述正分量,并且生成相位延迟取决于所述一个或多个控制信号的第一子集的所述差分输出时钟的所述正分量;第二可变延迟电路,用于接收所述差分输入时钟信号的所述负分量,并且生成相位延迟取决于所述一个或多个控制信号的第二子集的所述差分输出时钟的所述负分量,其中,所述一个或多个控制信号的所述第二子集与所述一个或多个控制信号的所述第一子集不同。8.根据权利要求7所述的倍频器电路,其特征在于,第一可变延迟电路和第二可变延迟电路都包括:多个串联逆变器,其中,所述多个串联逆变器中的一个或多个串联逆变器是可变增益逆变器,每个所述可变增益逆变器的增益能够根据所述一个或多个控制信号的对应子集中的一个控制信号来调整;一个或多个可变电容器,其中,每个所述可变电容器连接在所述可变增益逆变器中的对应一个可变增益逆变器的输出之间,每个所述可变电容器的电容能够根据所述一个或多个控制信号的对应子集中的一个控制信号来调整。9.根据权利要求1至8中任一项所述的倍频器电路,其特征在于,所述控制电路还用于生成所述一个或多个控制信号,使得所述倍频差分时钟信号的占空比为50%。10.根据权利要求1至9中任一项所述的倍频器电路,其特征在于,所述相位延迟电路包括:第一逆变器,用于接收所述差分输入时钟信号的正分量,并且根据所述差分输入时钟信号的所述正分量生成所述差分输出时钟信号的正分量;第二逆变器,用于接收所述差分输入时钟信号的负分量,并且根据所述差分输入时钟信号的所述负分量生成所述差分输出时钟信号的负分量。11.根据权利要求1至10中任一项所述的倍频器电路,其特征在于,所述差分延迟输出时钟信号包括正分量和负分量,所述差分输入时钟信号包括正分量和负分量,所述相位延迟电路还用于通过响应于所述一个或多个控制信号分开延迟所述差分输出时钟信号的所述正分量和所述负分量,根据所述差分输入时钟信号生成所述差分延迟输出时钟信号。12.根据权利要求1至11中任一项所述的倍频器电路,其特征在于,所述相位延迟电路、所述逻辑电路和所述控制电路在单个集成电路上形成。13.根据权利要求1至12中任一项所述的倍频器电路,其特征在于,所述控制电路用于调谐所述一个或多个控制信号以优化所述倍频器电路的运行。14.一种生成倍频差分时钟信号的方法,其特征在于,所述方法包括:接收具有正分量和负分量的差分输入时钟信号;根据所述差分输入时钟信号的分量生成具有正分量和负分量的差分输出时钟信号;通过响应于一个或多个控制信号延迟所述差分输入时钟信号的所述分量,生成具有正分量和负分量的差分延迟输出时钟信号;通过所述差分输出时钟信号的分量和所述差分延迟输出时钟信号的分量的第一逻辑组合,生成所述倍频差分时钟信号的正分量;
通过所述差分输出时钟信号的分量和所述差分延迟输出时钟信号的分量的第二逻辑组合,生成所述倍频差分时钟信号的负分量;根据所述第一逻辑组合和所述第二逻辑组合中的一个或两个,从多个输出中确定所述一个或多个控制信号。15.根据权利要求14所述的方法,其特征在于,生成所述差分延迟输出时钟包括:响应于所述一个或多个控制信号分开延迟所述差分输出时钟信号的所述正分量和所述负分量。16.根据权利要求14或15所述的方法,其特征在于,确定所述一个或多个控制信号,使得所述倍频差分时钟信号的占空比为50%。17.根据权利要求14至16中任一项所述的方法,其特征在于,确定一个或多个控制信号包括:将所述倍频差分时钟信号的所述正分量与所述倍频差分时钟信号的所述负分量进行比较。18.根据权利要求14至17中任一项所述的方法,其特征在于,确定所述一个或多个控制信号包括:将所述差分输出时钟信号的所述负分量和所述差分延迟输出时钟信号的所述正分量的逻辑与非和参考电压进行比较;将所述差分输出...
还没有人留言评论。发表了对其他浏览者有用的留言会获得科技券。