经由非视频接口的图像数据接收制造技术

技术编号:38768370 阅读:16 留言:0更新日期:2023-09-10 10:41
本公开提供了用于发射和接收图像数据的方法、设备和系统。本实现方式更具体地涉及将非视频接口重新确定目标以接收图像数据。在一些方面中,图像处理设备可以经由音频接口耦合到图像源。例如,音频接口可以是至少具有串行数据输入和字选择(WS)输入的IC间声音(I2S)串行总线接口。在一些实现方式中,串行数据输入可以被耦合以从图像源接收图像数据,并且WS输入可以被耦合以接收跟踪与图像数据相关联的水平同步(HSYNC)信号的WS信号。因此,图像处理设备可捕获(或存储)接收的图像数据的帧,其中每一帧的开始与WS信号(且因此,HSYNC信号)的边缘对准。边缘对准。边缘对准。

【技术实现步骤摘要】
经由非视频接口的图像数据接收


[0001]本实现方式总体上涉及数字图像传输,并且具体地涉及用于经由非视频接口接收图像数据的技术。

技术介绍

[0002]许多数字图像处理和显示架构采用帧缓存器来存储(或“缓存”)从图像源(诸如图像捕获或渲染设备)接收的图像数据,以用于后续处理或输出到电子显示器。帧缓存器将接收到的图像数据聚集或组装成表示“帧”或图像的像素值的行和列。为了确保像素值与对应帧的正确行和列对准,图像源通常发射控制或同步信号连同携带图像数据的数据信号。举例来说,垂直同步(VSYNC)信号可指示新帧或图像的开始,并且水平同步(HSYC)信号可指示与当前帧相关联的像素值的新行的开始。因此,图像处理(或显示)设备可以将图像数据的采样或接收与VSYNC和HSYNC信号对准,以将像素值的完整帧存储在帧缓存器中。
[0003]通信接口用于在集成电路(IC)设备之间发射和接收数据和其他信号。被设计为接收图像数据的通信接口(也称为“视频接口”)通常包括用于从图像源接收除图像数据之外的VSYNC和HSYNC信号的输入。然而,许多现有的通信接口被设计用于非视频应用,因此可能不支持与图像数据接收相关联的一些控制或同步功能。

技术实现思路

[0004]提供本
技术实现思路
是为了以简化的形式介绍下面在具体实施方式中进一步描述的概念的选择。本
技术实现思路
不旨在标识所要求保护的主题的关键特征或必要特征,也不旨在限制所要求保护的主题的范围。
[0005]本公开的主题的一个创新方面可在由用于图像处理设备的控制器执行的方法中实现。该方法包括以下步骤:获得表示与由图像源输出的图像数据相关联的水平同步(HSYNC)信号的一系列位;至少部分地基于所获得的一系列位生成本地同步信号;经由与图像处理设备相关联的第一接口接收图像数据;以及捕获所接收的图像数据的帧,使得帧的开始与本地同步信号的边缘对准。
[0006]本公开的主题的另一创新方面可在一种用于图像处理设备的控制器中实现,所述控制器包括处理系统和存储器。存储器存储指令,指令在由处理系统执行时使控制器获得表示与由图像源输出的图像数据相关联的HSYNC信号的一系列位;至少部分地基于所获得的一系列位生成本地同步信号;经由与图像处理设备相关联的第一接口接收图像数据;以及捕获所接收的图像数据的帧,使得帧的开始与本地同步信号的边缘对准。
[0007]本公开的主题的另一创新方面可在一种图像处理设备中实现,所述图像处理设备包括控制器和配置为从图像源接收图像数据的接口。控制器被配置为获得表示与图像数据相关联的HSYNC信号的一系列位;至少部分地基于所获得的一系列位来生成本地同步信号;以及捕获所接收的图像数据的帧,使得帧的开始与本地同步信号的边缘对准。
附图说明
[0008]本实现方式通过示例的方式示出,并且不旨在受附图中的图的限制。
[0009]图1示出了示例数字成像系统的框图。
[0010]图2A示出了示例集成电路间声音(I2S)串行总线接口。
[0011]图2B示出了描绘图2A的I2S串行总线接口的示例操作的时序图。
[0012]图3示出了根据一些实现方式的数字成像系统的框图。
[0013]图4示出了描绘根据一些实现方式的用于将字选择(WS)信号与水平同步(HSYNC)信号对准的示例操作的时序图。
[0014]图5示出了根据一些实现方式的数字成像系统的另一框图。
[0015]图6示出描绘根据一些实现方式的用于将WS信号与HSYNC信号对准的示例操作的另一时序图。
[0016]图7示出了根据一些实现方式的用于图像处理设备的控制器的框图。
[0017]图8示出了描绘根据一些实现方式的用于经由非视频接口接收图像数据的示例操作的说明性流程图。
具体实施方式
[0018]在以下描述中,阐述了许多具体细节,诸如具体部件、电路和过程的示例,以提供对本公开的透彻理解。如本文中所使用的术语“耦合”意指直接连接到或通过一个或多个中间部件或电路连接。术语“电子系统”和“电子设备”可以互换使用,以指代能够电子地处理信息的任何系统。此外,在以下描述中并且出于解释的目的,阐述了具体命名法以提供对本公开的各方面的透彻理解。然而,对于本领域技术人员将显而易见的是,可以不需要这些具体细节来实践示例实施例。在其他实例中,以框图形式示出了公知的电路和设备,以避免使本公开模糊不清。以下详细描述的一些部分是根据对计算机存储器内的数据位的操作的过程、逻辑块、处理和其他符号表示来呈现的。
[0019]这些描述和表示是数据处理领域的技术人员用来最有效地将他们工作的实质传达给本领域其他技术人员的手段。在本公开中,过程、逻辑块、进程等被认为是导致期望结果的步骤或指令的自洽序列。这些步骤是需要对物理量进行物理操纵的步骤。通常,尽管不一定,这些量采取能够在计算机系统中存储、传送、组合、比较和以其他方式操纵的电信号或磁信号的形式。然而,应当记住,所有这些和类似术语将与适当的物理量相关联,并且仅仅是应用于这些量的方便标签。
[0020]除非另有明确说明(如从以下讨论中显而易见的那样),否则应当理解,贯穿本申请,利用诸如“访问”、“接收”、“发送”、“使用”、“选择”、“确定”、“标准化”、“相乘”、“平均”、“监视”、“比较”、“施加”、“更新”、“测量”、“导出”等术语的讨论指的是计算机系统、或类似的电子计算设备的动作和过程,其将表示为计算机系统的寄存器和存储器内的物理(电子)量的数据操纵和转换为类似表示为计算机系统存储器或寄存器或其他这样的信息存储、传输或显示设备内的物理量的其他数据。
[0021]在附图中,单个框可以被描述为执行一个或多个功能;然而,在实际实践中,由该框执行的一个或多个功能可以在单个部件中或跨多个部件执行,和/或可以使用硬件、使用软件或使用硬件和软件的组合来执行。为了清楚地说明硬件和软件的这种可互换性,下面
已经在其功能性方面对各种说明性部件、块、模块、电路和步骤进行了总体描述。这样的功能性是实现为硬件还是软件取决于特定应用及强加在整个系统上的设计约束。所属领域的技术人员可针对每一特定应用以不同方式实现所描述的功能性,但这样的实现方式决策不应被解释为导致脱离本专利技术的范围。此外,示例输入设备可以包括除了所示出的那些部件之外的部件,包括诸如处理器、存储器等公知的部件。
[0022]本文中描述的技术可以以硬件、软件、固件或其任何组合来实现,除非特别描述为以特定方式实现。被描述为模块或部件的任何特征也可以在集成逻辑设备中一起实现,或者单独地实现为分立但可互操作的逻辑设备。如果以软件实现,那么技术可至少部分地由包括指令的非暂时性处理器可读存储介质来实现,所述指令在被执行时执行上文所描述的方法中的一个或多个。非暂时性处理器可读数据存储介质可形成计算机程序产品的部分,所述计算机程序产品可包括封装材料。
[0023]非暂时性处理器可读存储介质可以包括随机存取存储器(RAM)(诸如同步动态随机存取存储器(SDRAM)本文档来自技高网
...

【技术保护点】

【技术特征摘要】
1.一种由用于图像处理设备的控制器执行的方法,包括:获得表示与由图像源输出的图像数据相关联的水平同步HSYNC信号的一系列位;至少部分地基于获得的一系列位来生成本地同步信号;经由与所述图像处理设备相关联的第一接口接收所述图像数据;以及捕获接收的图像数据的帧,使得所述帧的开始与所述本地同步信号的边缘对准。2.根据权利要求1所述的方法,其中所述一系列位的所述获得包括:经由所述第一接口从所述图像源接收所述一系列位。3.根据权利要求2所述的方法,其中在所述第一接口的与所述图像数据相同的输入处接收所述一系列位。4.根据权利要求1所述的方法,其中所述一系列位的所述获得包括:经由与所述图像处理设备相关联的第二接口接收所述HSYNC信号,所述HSYNC信号响应于第一时钟信号的转变而被采样,并且所述HSYNC信号的所述样本中的每一个表示所述一系列位中的相应位。5.根据权利要求4所述的方法,还包括:经由所述第二接口将所述第一时钟信号输出到所述图像源;以及经由所述第一接口接收与所述第一时钟信号相关联的第二时钟信号,所述图像数据响应于所述第二时钟信号的转变而被采样。6.根据权利要求1所述的方法,其中所述本地同步信号的所述生成包括:经由与所述图像处理设备相关联的第二接口输出表示所述本地同步信号的位模式;以及经由所述第一接口接收所述位模式。7.根据权利要求6所述的方法,其中所述本地同步信号的所述生成还包括:执行转变检测操作,所述转变检测操作指示与所述获得的一系列位相关联的值的转变;以及调整所述位模式,使得所述本地同步信号的边缘与由所述转变检测操作指示的所述转变对准。8.根据权利要求1所述的方法,其中所述图像数据的所述接收包括:接收与所述图像数据相关联的垂直同步VSYNC信号;以及检测所述VSYNC信号的转变,响应于检测到所述VSYNC信号的所述转变而发起所述图像数据的所述接收。9.根据权利要求1所述的方法,其中所述本地同步信号是与集成电路间声音I2S串行总线接口标准相关联的字选择WS信号。10.一种用于图像处理设备的控制器,包括:处理系统;以及存储器,所述存储器存储指令,所述指令在由所述处理系统执行时使所述控制器:获得表示与由图像源输出的图像数据相关联的水平同步HSYNC信号的一系列位;至少部分地基于获得的一系列位来生成本地同步信号;经由与所述图像处理设备相关联...

【专利技术属性】
技术研发人员:李世杰T
申请(专利权)人:辛纳普蒂克斯公司
类型:发明
国别省市:

网友询问留言 已有0条评论
  • 还没有人留言评论。发表了对其他浏览者有用的留言会获得科技券。

1