内存信息获取方法、装置、设备及存储介质制造方法及图纸

技术编号:38760639 阅读:17 留言:0更新日期:2023-09-10 10:33
本发明专利技术实施例提供了一种内存信息获取方法、装置、设备及存储介质,应用于基板管理控制器,该方法包括:通过获取串行存在检测SPD寄存器的状态信息;在确定所述SPD寄存器处于上电状态的情况下,从所述SPD寄存器中读取内存信息,所述上电状态是通过复杂可编程逻辑器件控制完成的。本发明专利技术实施例通过基板管理控制器直接访问SPD寄存器,避免了通过CPU来获取内存信息,使得BMC无法准确迅速地获取内存信息,降低信息读取的准确率,为问题定位和分析增加了一定难度的问题,从而实现能够更加迅速准确地获取内存信息,对内存进行更加精准的监控,从而提高系统运行的可靠性的目的。提高系统运行的可靠性的目的。提高系统运行的可靠性的目的。

【技术实现步骤摘要】
内存信息获取方法、装置、设备及存储介质


[0001]本专利技术涉及计算机
,特别涉及一种内存信息获取方法、装置、设备及存储介质。

技术介绍

[0002]基板管理控制器(Baseboard Management Controller,BMC)作为智能网卡的管理者,其负责监控整个系统包括设备在位、网络信息、温度、电源等信息,以此保证在系统出现故障时能够及时报错,减少损失,提高工作效率。此外,为了保证智能网卡的正常运行,BMC需要获取内存的相关信息,其中,串行存在检测(SerialPresence Detect,SPD)寄存器是内存模组上面的一个可擦写的电擦除可编程只读存储器(ElectricallyErasable Programmabl e Read Only Memory,EEPROM),里面记录了许多重要的内存信息,也即SPD是一组关于内存模组的配置信息,包括诸如内存的芯片及模组厂商、工作频率、工作电压、速度、容量、电压、行地址、列地址带宽、各种主要操作时序等参数,因此,现有的技术中,CPU作为主设备,通过集成电路总线(Inter

Integrated Circuit,IIC)通道从内存SPD内读取内存信息,而后BMC再从CPU内读取内存信息,实现对内存状态的检测。
[0003]然而,当CPU未启动时,BMC便获取不到内存的相关信息,无法对内存的状态进行监控,而且对BMC来说,通过CPU来获取内存信息,相当于增加了一个中转站,BMC无法准确迅速地获取内存信息,可能会降低信息读取的准确率,为问题定位和分析增加了一定难度。

技术实现思路

[0004]本专利技术实施例的目的在于提供一种内存信息获取方法、装置、设备及存储介质,解决现有的BMC获取内存信息需要经过CPU中转,导致BMC无法准确迅速地获取内存信息,可能会降低信息读取的准确率,为问题定位和分析增加了一定难度的问题,具体技术方案如下:
[0005]在本专利技术实施的第一方面,首先提供了一种内存信息获取方法,其特征在于,应用于基板管理控制器,所述方法包括:
[0006]获取串行存在检测SPD寄存器的状态信息;
[0007]在确定所述SPD寄存器处于上电状态的情况下,从所述SPD寄存器中读取内存信息,所述上电状态是通过复杂可编程逻辑器件控制完成的。
[0008]可选的,所述在确定所述SPD寄存器处于上电状态的情况下,从所述SPD寄存器中读取内存信息之后,还包括:
[0009]接收中央处理器发送的内存信息获取请求;
[0010]根据所述内存信息获取请求将所述内存信息发送至所述中央处理器。
[0011]可选的,所述在确定所述SPD寄存器处于上电状态的情况下,从所述SPD寄存器中读取内存信息,包括:
[0012]在确定所述SPD寄存器处于上电状态的情况下,通过I2C通道从所述SPD寄存器中读取内存信息。
[0013]可选的,所述在确定所述SPD寄存器处于上电状态的情况下,从所述SPD寄存器中读取内存信息之后,还包括:
[0014]在检测到所述内存信息存在异常信息的情况下,发送异常提示信息至目标显示屏。
[0015]在本专利技术实施的第二方面,提供了一种内存信息获取方法,其特征在于,应用于串行存在检测SPD寄存器,所述方法包括:
[0016]接收基板管理控制器发送的读取内存请求;
[0017]根据所述读取内存请求发送内存信息至基板管理控制器,所述内存信息是通过复杂可编程逻辑器件控制所述SPD寄存器进入上电状态后获取的。
[0018]在本专利技术实施的第三方面,还提供了一种内存信息获取装置,其特征在于,应用于基板管理控制器,包括:
[0019]第一获取模块,用于获取串行存在检测SPD寄存器的状态信息;
[0020]第一读取模块,用于在确定所述SPD寄存器处于上电状态的情况下,从所述SPD寄存器中读取内存信息,所述上电状态是通过复杂可编程逻辑器件控制完成的。
[0021]可选的,所述内存信息获取装置还包括:
[0022]第一接收模块,用于接收中央处理器发送的内存信息获取请求;
[0023]第一发送模块,用于根据所述内存信息获取请求将所述内存信息发送至所述中央处理器。
[0024]可选的,所述第一读取模块,还包括:
[0025]读取子模块,用于在确定所述SPD寄存器处于上电状态的情况下,通过I2C通道从所述SPD寄存器中读取内存信息。
[0026]可选的,所述内存信息获取装置还包括:
[0027]异常提示模块,用于在检测到所述内存信息存在异常信息的情况下,发送异常提示信息至目标显示屏。
[0028]在本专利技术实施的第四方面,还提供了一种内存信息获取装置,其特征在于,应用于串行存在检测SPD寄存器,包括:
[0029]接收请求模块,用于接收基板管理控制器发送的读取内存请求;
[0030]发送内存信息模块,用于根据所述读取内存请求发送内存信息至基板管理控制器,所述内存信息是通过复杂可编程逻辑器件控制所述SPD寄存器进入上电状态后获取的。
[0031]在本专利技术实施的第五方面,还提供了一种内存信息获取系统,包括基板管理控制器,SPD寄存器,复杂可编程逻辑器件;
[0032]所述基板管理控制器,用于获取串行存在检测SPD寄存器的状态信息;在确定所述SPD寄存器处于上电状态的情况下,从所述SPD寄存器中读取内存信息,所述上电状态是通过复杂可编程逻辑器件控制完成的;
[0033]所述SPD寄存器,用于接收基板管理控制器发送的读取内存请求;根据所述读取内存请求发送内存信息至基板管理控制器,所述内存信息是通过复杂可编程逻辑器件控制所述SPD寄存器处于上电状态的情况下获取的;
[0034]所述复杂可编程逻辑器件,用于控制所述SPD寄存器进入上电状态。
[0035]在本专利技术实施的第六方面,提供一种通信设备,包括处理器、通信接口、存储器和
通信总线,其中,处理器,通信接口,存储器通过通信总线完成相互间的通信;
[0036]存储器,用于存放计算机程序;
[0037]处理器,用于执行存储器上所存放的程序时,实现上述第一方面任一项内存信息获取方法,或实现上述第二方面内存信息获取方法。
[0038]在本专利技术实施的第七方面,提供一种计算机可读存储介质,所述计算机可读存储介质上存储计算机程序,所述计算机程序被处理器执行时实现上述第一方面任一项内存信息获取方法,或实现上述第二方面内存信息获取方法。
[0039]本专利技术实施例提供的内存信息获取方法,应用于基板管理控制器,通过获取串行存在检测SPD寄存器的状态信息;在确定所述SPD寄存器处于上电状态的情况下,从所述SPD寄存器中读取内存信息,所述上电状态是通过复杂可编程逻辑器件控制完成的。本专利技术实施例通过基板管理控制器直接访问SPD寄存器,避免了通过CPU来获取内存信息,使得BMC无法准确迅速地本文档来自技高网
...

【技术保护点】

【技术特征摘要】
1.一种内存信息获取方法,其特征在于,应用于基板管理控制器,所述方法包括:获取串行存在检测SPD寄存器的状态信息;在确定所述SPD寄存器处于上电状态的情况下,从所述SPD寄存器中读取内存信息,所述上电状态是通过复杂可编程逻辑器件控制完成的。2.根据权利要求1所述的方法,其特征在于,所述在确定所述SPD寄存器处于上电状态的情况下,从所述SPD寄存器中读取内存信息之后,还包括:接收中央处理器发送的内存信息获取请求;根据所述内存信息获取请求将所述内存信息发送至所述中央处理器。3.根据权利要求1所述的方法,其特征在于,所述在确定所述SPD寄存器处于上电状态的情况下,从所述SPD寄存器中读取内存信息,包括:在确定所述SPD寄存器处于上电状态的情况下,通过I2C通道从所述S PD寄存器中读取内存信息。4.根据权利要求1所述的方法,其特征在于,所述在确定所述SPD寄存器处于上电状态的情况下,从所述SPD寄存器中读取内存信息之后,还包括:在检测到所述内存信息存在异常信息的情况下,发送异常提示信息至目标显示屏。5.一种内存信息获取方法,其特征在于,应用于串行存在检测SPD寄存器,所述方法包括:接收基板管理控制器发送的读取内存请求;根据所述读取内存请求发送内存信息至基板管理控制器,所述内存信息是通过复杂可编程逻辑器件控制所述SPD寄存器进入上电状态后获取的。6.一种内存信息获取系统,其特征在于,包括基板管理控制器,SPD寄存器,复杂可编程逻辑器件;所述基板管理控制器,用于获取串行存在检测SPD寄存器的状态信息;在确定所述SPD寄存器处于上电状态的情况下,从所述SPD寄存器中读取内存信息,所述上电...

【专利技术属性】
技术研发人员:赵敏王文浩
申请(专利权)人:苏州浪潮智能科技有限公司
类型:发明
国别省市:

网友询问留言 已有0条评论
  • 还没有人留言评论。发表了对其他浏览者有用的留言会获得科技券。

1