异步检测方法及其电路、接口和芯片技术

技术编号:38654370 阅读:30 留言:0更新日期:2023-09-02 22:41
本发明专利技术公开了一种异步检测方法及其电路、接口和芯片。为解决现有如何基于商用EDA工具开发低功耗、低成本、易实施且鲁棒的信跳变顺序检测电路的难题,本发明专利技术的异步检测方法,包括配置模式和检测模式,在配置模式下,将满足预设条件的多个预设输入划分为时间上连续的多个阶段;在检测模式下,检测多个待测输入信号的跳变顺序是否满足预设条件,若满足,则所述异步检测电路输出一个事件。本发明专利技术功耗低、易实施,能够基于EDA工具设计并发挥异步电路的优势,实现稳定有效、鲁棒的信号跳变顺序检测。本发明专利技术适用于异步电路或神经形态领域。本发明专利技术适用于异步电路或神经形态领域。本发明专利技术适用于异步电路或神经形态领域。

【技术实现步骤摘要】
异步检测方法及其电路、接口和芯片


[0001]本专利技术涉及一种异步检测方法及其电路、接口和芯片,并具体涉及信号先后跳变顺序检测的异步检测方法及其电路、接口和芯片。

技术介绍

[0002]当前,大多数芯片都基于同步电路设计与制造。但是,随着人工智能技术的发展,大规模神经网络的处理速度、功耗和成本面临严峻考验,异步电路(Asynchronous Circuit)也获得越来越多的关注。一方面异步电路的设计原理更加贴合生物反应机理,例如,作为感知代表的神经形态视觉传感器,基于视野内光强的变化,快速感受动态信息,异步地输出稀疏事件流,如事件相机;作为处理或决策代表的类脑计算,打破了传统冯诺依曼架构,基于异步、事件驱动机制实现神经元动力学,在高效处理复杂、稀疏和嘈杂的时空信息方面取得了卓越的性能。另一方面,随着半导体工艺陷入瓶颈,同步电路的性能已接近极限,同时,异步电路具有快速、低功耗、低成本、低噪声、抗干扰等优点,在超大规模芯片实现时,具有显著的功耗、延迟、成本和鲁棒性优势。
[0003]然而,异步电路无时钟、设计复杂,且现有的EDA工具不能直本文档来自技高网...

【技术保护点】

【技术特征摘要】
1.一种异步检测方法,其特征在于:在配置模式下,将满足预设条件的多个预设输入划分为时间上连续的多个阶段;在检测模式下,检测多个待测输入信号的跳变顺序是否满足预设条件,若满足,则异步检测电路输出一个事件;当所述多个待测输入在所有阶段内均满足预设状态,则判定所述多个待测输入信号的跳变顺序满足预设条件。2.根据权利要求1所述的异步检测方法,其特征在于:每个阶段对应一级模块电路;所述模块电路用于将所有待测输入进行逻辑与,并输出所述多个待测输入在对应阶段内是否满足预设状态的指示。3.根据权利要求2所述的异步检测方法,其特征在于,所述模块电路包括:与门,每个与门的输入和所有待测输入信号相耦接;当所述多个待测输入在对应阶段内满足预设状态时,所述与门在对应阶段内输出高电平;逻辑部,其第一输入端与对应与门的输出耦接,其第二输入端与前一级模块电路中逻辑部的输出耦接,用于指示所述多个待测输入在对应阶段内是否满足预设状态;其中,所述逻辑部包括C单元和第一多路复用器;所述C单元,用于指示所述逻辑部两输入端的信号状态;所述第一多路复用器,其第二输入端与所述C单元的输出端耦接,其第一输入端与逻辑0耦接,其输出端为逻辑部的输出。4.根据权利要求3所述的异步检测方法,其特征在于:最后一级模块电路中逻辑部的输出取反后与第一级模块电路中逻辑部的第二输入端耦接;或者,最后一级模块电路中逻辑部的输出为所述异步检测电路的输出,作为发送给后级的请求信号,后级电路返回的应答信号取反后与第一级模块电路中逻辑部的第二输入端耦接。5.根据权利要求3或4所述的异步检测方法,其特征在于:第一级模块电路和最后一级模块电路包括第二多路复用器;所述第二多路复用器耦接于对应的与门和逻辑部之间,所述第二多路复用器的第一输入端耦接于对应与门的输出端,所述第二多路复用器的第二输入端与逻辑1耦接...

【专利技术属性】
技术研发人员:张华秋乔宁
申请(专利权)人:成都时识科技有限公司
类型:发明
国别省市:

网友询问留言 已有0条评论
  • 还没有人留言评论。发表了对其他浏览者有用的留言会获得科技券。

1