【技术实现步骤摘要】
应用于DDR PHY的数据读取方法
[0001]本申请涉及数据传输
,具体而言,涉及一种应用于DDR PHY的数据读取方法。
技术介绍
[0002]随着科学技术的不断发展,采用DDR SDRAM(Double Data Rate Synchronous Dynamic Random Access Memory,双倍数据速率同步动态随机存储器)作为内存进行使用,已是人们的常规选择之一。
[0003]相关技术中,DDR SDRAM包括DDR Controller(Double Data Rate Controller,双倍数据速率控制器)、DDR PHY(Double Data Rate Physical interface, 双倍数据速率物理接口)和DRAM(Dynamical Random Access Memory,动态随机访问存储器),其中,DDR PHY是用于建立DDR Controller和DRAM之间的通信桥梁,确保DDR Controller和DRAM之间数据传输。
[0004]而DDR P ...
【技术保护点】
【技术特征摘要】
1. 一种应用于DDR PHY的数据读取方法,其特征在于,所述方法包括:根据接收到的读取控制信号、前同步信号和后同步信号,生成读指针信息;基于所述读指针信息从FIFO模块中读取目标数据,所述目标数据是基于DQS信号从数据存储器中读出并写入至所述FIFO模块中的;其中,所述读指针信息包括:当所述读取控制信号为低电平时,读指针跳过前同步码和后同步码分别对应的存储地址;当所述读取控制信号为高电平时,所述读指针指向所述目标数据所对应的存储地址。2.根据权利要求1所述的数据读取方法,其特征在于,所述方法还包括:确定发起基于所述读取控制信号的信号端口的数量;若所述信号端口的数量为多个,则将所述目标数据依次通过多个信号端口分别对应的读取端口进行读取。3.根据权利要求2所述的数据读取方法,其特征在于,所述方法还包括:当任一信号端口所发起的读取控制信号为低电平时,所述读指针跳过所述前同步码和所述后同步码分别对应的存储地址;当任一信号端口所发起的读取控制信号为高电平时,所述读指针指向所述目标数据所对应的存储地址。4.根据权利要求1所述的数据读取方法,其特征在于,所述方法还包括:根据所述读指针信息确定所述目标数据对应的存储地址;基于所述目标数据对应的存储地址确定所述前同步码和所述后同步码分别对应的存储地址。5.根据权利要求4所述的数据读取方法,其特征在于,所述根据所述读指针信息确定所述目标数据对应的存储地址,包括:获取所述FIFO模块的存储数据宽度;根据所述读指针信息中的读取控制信号确定所述目标数据的序号信息;根据所述读指针信息中的前...
【专利技术属性】
技术研发人员:吴志平,
申请(专利权)人:牛芯半导体深圳有限公司,
类型:发明
国别省市:
还没有人留言评论。发表了对其他浏览者有用的留言会获得科技券。