安全数字卡的方法、闪存控制器以及电子装置制造方法及图纸

技术编号:38240495 阅读:15 留言:0更新日期:2023-07-25 18:03
本发明专利技术公开了一种安全数字卡的方法、闪存控制器以及电子装置,所述安全数字卡至少操作于SD模式,方法包括:从电子装置通过一接脚VDD1发送第一电源信号至安全数字卡,令安全数字卡进入初始化状态;以及通过一接脚VDD2与一接脚VDD3的其中一个,发送一第二电源信号至所述安全数字卡,控制所述安全数字卡进入一PCIe模式的一连接状态,所述第二电源信号的一电压电平低于所述第一电源信号的一电压电平。本发明专利技术能避免所述记忆卡装置于不同数据传输模式切换时由于信号电平实际电压的不同所造成的电路损伤,及/或能够令记忆卡装置与作为主机端的电子装置之间的数据传输采用传输速率较快的传输模式,以提升传输速率。以提升传输速率。以提升传输速率。

【技术实现步骤摘要】
安全数字卡的方法、闪存控制器以及电子装置
[0001]分案申请的相关信息
[0002]本申请是申请日为2019年2月12日、申请号为201910111509.6、专利技术名称为“安全数字卡的方法、闪存控制器以及电子装置”的专利技术专利申请的分案申请。


[0003]本专利技术是关于一种控制记忆卡装置的数据传输模式的机制,特别涉及一种控制一安全数字卡的数据传输模式的方法及电子装置。

技术介绍

[0004]一般来说,市面上不同厂商所设计、生产制造或贩卖的记忆卡装置的类型有所不同,类型不同的记忆卡装置可能有不同个数的信号接脚以及所支持的数据传输模式也可能不相同,而不同数据传输模式所对应采用的输入/输出通信接口标准所规定的逻辑信号电平的实际电压值以及电源供应电平的电压值也并不相同,因此,当一记忆卡装置连接上一主机端时,如果主机端与记忆卡装置所支持的数据传输模式不相同时,则可能会造成电路损伤。

技术实现思路

[0005]因此,本专利技术的目的的一在于提出一种用以控制一安全数字卡的数据传输模式的方法、对应的电子装置、使用于一安全数字卡的方法以及安全数字卡的一闪存控制器,以解决现有技术的难题。
[0006]根据本专利技术的实施例,其公开一种用以控制一安全数字卡的一数据传输模式的方法,作为一主机端的一电子装置具有一第一外部信号端口,所述安全数字卡至少可操作于一SD模式并具有一第二外部信号端口,所述安全数字卡用以通过所述第一外部信号端口与所述第二外部信号端口耦接于所述电子装置,以及所述方法包括:从作为所述主机端的所述电子装置,通过所述第一外部信号端口与所述第二外部信号端口的一接脚VDD1,发送对应于所述SD模式的一第一电源信号至所述安全数字卡,控制所述安全数字卡进入一初始化状态;以及从所述电子装置,通过所述第二外部信号端口的一接脚VDD2与一接脚VDD3的其中一个,发送一第二电源信号至所述安全数字卡,控制所述安全数字卡进入一PCIe模式的一连接状态,所述第二电源信号的一电压电平低于所述第一电源信号的一电压电平;其中所述安全数字卡的所述SD模式所采用的一UHS

I输入/输出通信接口标准的用于作为数据线的多个接脚是被所述PCIe模式所采用的一PCIe通道与一NVMe协议的另一输入/输出通信接口标准所共享,所述SD模式的用于作为数据线的所述多个接脚包括有接脚编号为1、7、8、9的多个接脚。
[0007]根据本专利技术的实施例,另公开一种电子装置,电子装置用以耦接至一安全数字卡并可控制所述安全数字卡的一数据传输模式,所述电子装置位于一主机端并具有一第一外部信号端口,所述安全数字卡至少可操作于一SD模式并具有一第二外部信号端口,以及所
述电子装置包括所述第一外部信号端口、一驱动电路以及一处理器,所述第一外部信号端口具有多个接脚用以耦接至所述安全数字卡的所述第二外部信号端口的多个接脚,驱动电路耦接至所述第一外部信号端口。所述处理器,耦接至所述驱动电路,并用以:控制所述驱动电路从所述电子装置通过所述第一外部信号端口与所述第二外部信号端口的一接脚VDD1,发送对应于所述SD模式的一第一电源信号至所述安全数字卡,控制所述安全数字卡进入一初始化状态;以及从所述电子装置,通过所述第二外部信号端口的一接脚VDD2与一接脚VDD3的其中一个,发送一第二电源信号至所述安全数字卡,控制所述安全数字卡进入一PCIe模式的一连接状态,所述第二电源信号的一电压电平低于所述第一电源信号的一电压电平;其中所述安全数字卡的所述SD模式所采用的一UHS

I输入/输出通信接口标准的用于作为数据线的多个接脚是被所述PCIe模式所采用的一PCIe通道与一NVMe协议的另一输入/输出通信接口标准所共享,所述SD模式的用于作为数据线的所述多个接脚包括有接脚编号为1、7、8、9的多个接脚。
[0008]根据本专利技术的实施例,另公开一种用以控制一安全数字卡的一数据传输模式的方法,作为一主机端的一电子装置具有一第一外部信号端口,所述安全数字卡至少可操作于一SD模式并具有一第二外部信号端口,所述安全数字卡用以通过所述第一外部信号端口与所述第二外部信号端口耦接于所述电子装置,以及所述方法包括:从作为所述主机端的所述电子装置,通过所述第一外部信号端口与所述第二外部信号端口的一接脚VDD1,发送对应于所述SD模式的一第一电源信号至所述安全数字卡,控制所述安全数字卡进入一初始化状态;从所述电子装置通过所述SD模式所采用的一接脚CMD发送所述SD模式所对应的一命令CMD0至所述安全数字卡或是通过所述SD模式所采用的一接脚CLK发送所述SD模式所对应的一特定时脉SDCLK至所述安全数字卡,控制并令所述安全数字卡从所述初始化状态进入所述SD模式并操作于所述SD模式;从所述电子装置通过所述接脚CMD发送一命令CMD8至所述安全数字卡以询问所述安全数字卡是否支持一PCIe模式;如果所述安全数字卡响应不支持所述PCIe模式,则令所述安全数字卡维持于所述SD模式;以及如果所述安全数字卡响应支持所述PCIe模式,则从所述电子装置通过所述第二外部信号端口的一接脚VDD2与一接脚VDD3的其中一个,发送一第二电源信号至所述安全数字卡,控制所述安全数字卡进入一PCIe模式的一连接状态,所述第二电源信号的一电压电平低于所述第一电源信号的一电压电平;其中所述安全数字卡的所述SD模式所采用的一UHS

I输入/输出通信接口标准的用于作为数据线的多个接脚是被所述PCIe模式所采用的一PCIe通道与一NVMe协议的另一输入/输出通信接口标准所共享,所述SD模式的用于作为数据线的所述多个接脚包括有接脚编号为1、7、8、9的多个接脚。
[0009]根据本专利技术的实施例,另公开一种电子装置,电子装置用以耦接至一安全数字卡并可用以控制所述安全数字卡的一数据传输模式,所述电子装置位于一主机端并具有一第一外部信号端口,所述安全数字卡至少可操作于一SD模式并具有一第二外部信号端口,以及所述电子装置包括所述第一外部信号端口、一驱动电路以及一处理器,所述第一外部信号端口具有多个接脚用以耦接至所述安全数字卡的所述第二外部信号端口的多个接脚,驱动电路耦接至所述第一外部信号端口。处理器耦接至所述驱动电路,并用以:控制所述驱动电路从所述电子装置通过所述第一外部信号端口与所述第二外部信号端口的一接脚VDD1,发送对应于所述SD模式的一第一电源信号至所述安全数字卡,控制所述安全数字卡进入一
初始化状态;所述处理器控制所述驱动电路从所述电子装置通过所述SD模式所采用的所述接脚CMD发送所述SD模式所对应的一命令CMD0至所述安全数字卡或是通过所述SD模式所采用的一接脚CLK发送所述SD模式所对应的一特定时脉SDCLK至所述安全数字卡,控制所述安全数字卡从所述初始化状态进入所述SD模式并操作于所述SD模式;所述处理器控制所述驱动电路从所述电子装置通过所述接脚CMD发送一命令CMD8至所述安全数字卡以询问所述安全数字卡是否支持一PCIe模式;如果所述安全数字卡响应不支持所述PCIe模式,则所述处本文档来自技高网
...

【技术保护点】

【技术特征摘要】
1.一种用以耦接至一电子装置之安全数字卡,所述安全数字卡至少可操作于一SD模式并具有一外部信号端口,所述外部信号端口具有多个接脚用以耦接至所述电子装置,所述安全数字卡还包括一闪存,以及所述闪存控制器用以耦接于所述闪存与所述外部信号端口之间并包括有:一缓存器,用以暂存所述闪存的信息;以及一处理电路,耦接于所述缓存器,其中所述闪存控制器经组态以:接收从所述电子装置通过一接脚CMD所发送的一命令CMD8,其中所述命令CMD8用以询问所述安全数字卡是否支持一PCIe模式;如果所述安全数字卡不支持所述PCIe模式,则所述处理电路响应所述电子装置所述安全数字卡不支持所述PCIe模式并令所述安全数字卡维持于所述SD模式;以及如果所述安全数字卡支持所述PCIe模式,则所述处理电路响应所述电子装置所述安全数字卡支持所述PCIe模式,并接着接收从所述电子装置通过所述外部信号端口的一接脚VDD2与一接脚VDD3的其中一个所发送的一第二电源信号,令所述安全数字卡进入一PCIe模式的一连接状态,所述第二电源信号的一电压电平低于所述第一电源信号的一电压电平。2.一种用以控制一安全数字卡的一数据传输模式的方法,作为一主机端的一电子装置具有一第一外部信号端口,所述安全数字卡至少可操作于一SD模式并具有一第二外部信号端口,所述安全数字卡用以通过所述第一外部信号端口与所述第二外部信号端口耦接于所述电子装置,以及所述方法包括:从作为所述主机端的所述电子装置,通过所述第一外部信号端口与所述第二外部信号端口的一接脚VDD1,发送对应于所述SD模式的一第一电源信号至所述安全数字卡,控制所述安全数字卡进入一初始化状态;以及从所述电子装置,通过所述第二外部信号端口的一接脚VDD2与一接脚VDD3的其中一个,发送一第二电源信号至所述安全数字卡,控制所述安全数字卡进入一PCIe模式的一连接状态,所述第二电源信号的一电压电平低于所述第一电源信号的一电压电平;于所述PCIe模式的所述连接状态中,使用所述电子装置来与所述安全数字卡进行一通信连接协议;如果所述通信连接协议成功,则所述安全数字卡操作所述PCIe模式;以及如果所述通信连接协议不成功,则从所述电子装置通过所述第一外部信号端口与所述第二外部信号端口,于所述SD模式所采用的一接脚CMD上发送所述SD模式所对应的一命令CMD0或于所述SD模式所采用的一接脚CLK上发送所述SD模式所对应的一特定时脉SDCLK至所述安全数字卡,控制所述安全数字卡从所述连接状态进入所述SD模式;其中所述安全数字卡的所述SD模式所采用的一UHS

I输入/输出通信接口标准的用于作为数据线的多个接脚是被所述PCIe模式所采用的一PCIe通道与一NVMe协议的另一输入/输出通信接口标准所共享,所述SD模式的用于作为数据线的所述多个接脚包括有接脚编号为1、7、8、9的多个接脚。3.如权利要求2所述的方法,还包括:于所述PCIe模式的所述连接状态中,从所述电子装置通过所述第一外部信号端口与所述第二外部信号端口关闭所述PCIe模式的所述第二电源信号,控制所述安全数字卡从所述
连接状态回到所述初始化状态。4.一种电子装置,用以耦接至一安全数字卡并可控制所述安全数字卡的一数据传输模式,所述电子装置位于一主机端并具有一第一外部信号端口,所述安全数字卡至少可操作于一SD模式并具有一第二外部信号端口,以及所述电子装置包括:所述第一外部信号端口,具有多个接脚用以耦接至所述安全数字卡的所述第二外部信号端口的多个接脚;一驱动电路,用以耦接至所述第一外部信号端口;以及一处理器,用以耦接至所述驱动电路,以及用来:控制所述驱动电路从所述电子装置通过所述第一外部信号端口与所述第二外部信号端口的一接脚VDD1,发送对应于所述SD模式的一第一电源信号至所述安全数字卡,控制所述安全数字卡进入一初始化状态;以及从所述电子装置,通过所述第二外部信号端口的一接脚VDD2与一接脚VDD3的其中一个,发送一第二电源信号至所述安全数字卡,控制所述安全数字卡进入一PCIe模式的一连接状态,所述第二电源信号的一电压电平低于所述第一电源信号的一电压电平;于所述PCIe模式的所述连接状态中,与所述安全数字卡进行一通信连接协议;如果判断出所述通信连接协议成功,则令所述安全数字卡操作于所述PCIe模式;以及如果所述通信连接协议不成功,则通过所述第一外部信号端口与所述第二外部信号端口,于所述SD模式所采用的一接脚CMD上发送所述SD模式所对应的一命令CMD0或于所述SD模式所采用的一接脚CLK上发送所述SD模式所对应的一特定时脉SDCLK至所述安全数字卡,控制所述安全数字卡从所述连接状态进入所述SD模式;其中所述安全数字卡的所述SD模式所采用的一UHS

I输入/输出通信接口标准的用于作为数据线的多个接脚是被所述PCIe模式所采用的一PCIe通道与一NVMe协议的另一输入/输出通信接口标准所共享,所述SD模式的用于作为数据线的所述多个接脚包括有接脚编号为1、7、8、9的多个接脚。5.如权利要求4所述的电子装置,其中当所述安全数字卡于所述PCIe模式的所述连接状态中时,所述处理器是用以控制所述驱动电路通过所述第一外部信号端口与所述第二外部信号端口关闭所述PCIe模式的所述第二电源信号,控制所述安全数字卡从所述连接状态回到所述初始化状态。6.一种使用于一安全数字卡的方法,作为一主机端的一电子装置具有一第一外部信号端口,所述安全数字卡至少可操作于一SD模式并具有一第二外部信号端口,所述安全数字卡用以通过所述第一外部信号端口与所述第二外部信号端口耦接于所述电子装置,以及所述方法包括:接收从所述电子装置通过所述第一外部信号端口与所述第二外部信号端口的一接脚VDD1所发送对应于所述SD模式的一第一...

【专利技术属性】
技术研发人员:谢兆魁
申请(专利权)人:慧荣科技股份有限公司
类型:发明
国别省市:

网友询问留言 已有0条评论
  • 还没有人留言评论。发表了对其他浏览者有用的留言会获得科技券。

1