【技术实现步骤摘要】
一种基于存储器、计数器的时序控制电路
[0001]本技术涉及一种基于存储器、计数器的时序控制电路。
技术介绍
[0002]时序控制电路是嵌入式数字电路中的重要组成部分,尤其在时序控制器、电气控制电路、点火装置中,需要根据输入的指令信号,按照一定的逻辑时序输出相应的信号。目前时序控制电路多采用单片机、可编程逻辑单元等电路实现,而采用单片机、可编程逻辑器还需要复杂的外围供电电路、存储配置电路增加了电路的复杂性,同时还要进行复杂的软件编程以对逻辑器进行控制,不但使实现时序控制所需的时间、人力及成本等均高,并且软件了合理性也决定了时序控制的可靠性。为了降低成本、减少开发周期、提高时序控制电路的可靠性,如公开号为CN1052127C公开的扫描时序产生器,通过寄存器和解码器产生控制信号控制时钟产生器生成像素时钟,然后通过水平定时产生器、垂直定时产生器、合成定时产生器分别输出不同的计数值。
技术实现思路
[0003]为解决上述技术问题,本技术提供了一种基于存储器、计数器的时序控制电路。
[0004]本技术通过以下技术方
【技术保护点】
【技术特征摘要】
1.一种基于存储器、计数器的时序控制电路,其特征在于:包括依次连接的时钟电路、分频电路、计数器输出电路、存储器电路,所述时钟电路通晶振产生时钟信号;所述时钟电路包括晶振Z1和电容C1,晶振Z1的OUT引脚与计数器U1的CKI引脚连接,VCC引脚与电源VCC连接,GND引脚接地,所述电容C1的一端接地另一端与晶振Z1的VCC引脚连接。2.如权利要求1所述的基于存储器、计数器的时序控制电路,其特征在于:所述分频电路包括计数器U1、电容C5、与门U3A,计数器U1的CLR、GND引脚接地,QL引脚与与门U3A的A引脚连接,VCC引脚与电源VCC连接并通过电容C5接地。3.如权利要求1所述的基于存储器、计数器的时序控制电路,其特征在于:所述计数输出电路包括计数器U5、计数器U6、与门U3B,与门U3B的输入A引脚与连接输入信号IN,输入引脚B与存储器U4的I/O6引脚连接,输出引脚Y与计数器U5的RST引脚及计数器U6的RST引脚连接;计数器U5的Q1~Q12引脚分别与存储器U4的A1~A12...
【专利技术属性】
技术研发人员:李宝才,孔令涛,
申请(专利权)人:贵州航天电器股份有限公司,
类型:新型
国别省市:
还没有人留言评论。发表了对其他浏览者有用的留言会获得科技券。