用于不对称图像分离器时钟生成的系统和方法技术方案

技术编号:38158122 阅读:11 留言:0更新日期:2023-07-13 09:28
本文描述了提供用于不对称图像分离器图像流应用的系统和方法。在一个实施例中,一种支持图像多流传输的系统包括将超帧图像流分离成两个或更多个图像流的不对称图像分离器引擎、以及分数时钟分频器电路。所述分数时钟分频器可以包括数字反馈控制回路和一位Σ

【技术实现步骤摘要】
用于不对称图像分离器时钟生成的系统和方法
[0001]本申请是2019年6月12日提交的申请号为201910514395.X的同名专利申请的分案申请。
[0002]相关申请的交叉引用
[0003]本专利申请涉及于2018年6月13日提交的专利技术人亚尔新鲍尔齐格鲁(Yalcin Balcioglu)的名称为“SYSTEMS AND METHODS FOR ASYMMETRIC DUAL

VIEW CLOCK GENERATION(用于不对称双视图时钟生成的系统和方法)”的共同未决且共同所有的美国临时专利申请号62/684,326,并根据35 U.S.C.
§
119(e)要求其优先权权益,所述专利文献通过引用以其全文结合在此并用于所有目的。
[0004]A.

[0005]本公开总体上涉及用于串行器/解串器(SerDes)通信的系统和方法。更具体地,本公开涉及用于不对称图像分离器应用的系统和方法。
[0006]B.
技术介绍

[0007]千兆位多媒体串行链路(GMSL)串行器和解串器(SerDes)可以支持各种应用所需的高带宽、复杂互连和数据完整性要求。例如,但不限于,应用可以包括对相机的低功率要求和传感器数据聚合的广泛变化的带宽。使用长达15米的屏蔽双绞线(STP)或同轴电缆,GMSL串行器和解串器可以满足汽车和其他行业的严格电磁兼容性(EMC)要求。在一些实施例中,应用可以包括未来的汽车信息娱乐系统和先进驾驶员辅助系统(ADAS)。
[0008]可以在每个串行器和解串器IC中内置扩频能力,以提高链路的电磁干扰(EMI)性能而无需外部扩频时钟。系列内的串行器和解串器的互操作允许在链路的每一端使用不同的接口。除了驱动高分辨率中央/后座显示器和仪表板之外,GMSL SerDes系统还可以用于兆像素摄像系统。
[0009]在一些实施例中,可以利用不对称图像分离器(例如,不对称并排双视图分离器引擎)来实施GMSL SerDes系统,以接收包含多个显示图像的单个超级视频流。为了为视频多流传输系统内的各个显示器生成视频时钟,可以在不对称图像分离器块中利用锁相环(PLL)振荡器。PLL可能需要附加的成本、尺寸和功耗。
[0010]因此,需要可以在无需PLL的情况下实施不对称图像分离器时钟生成块的系统和方法。
附图说明
[0011]将参考本专利技术的实施例,附图中可以展示这些实施例的示例。这些附图旨在为说明性的,并非限制性的。尽管总体上在这些实施例的背景下描述了本专利技术,但是应当理解的是,其不旨在将本专利技术的范围限制于这些具体实施例。
[0012]图1A展示了根据本公开的各个实施例的串行器/解串器(SerDes)的功能。
[0013]图1B描绘了根据本公开的各个实施例的用于视频多流传输的两种配置。
[0014]图2A、图2B和图2C描绘了根据本公开的各个实施例的多流传输视频和视频分离。
[0015]图3描绘了根据本公开的各个实施例的分数时钟分频器。
[0016]图4描绘了根据本专利技术实施例的用于视频多流传输的具有集成在串行器中的分数时钟分频器的配置。
[0017]图5描绘了根据本文献的实施例的计算设备/信息处置系统的简化框图。
具体实施方式
[0018]在以下描述中,出于解释的目的,阐述了具体细节以便提供对本专利技术的理解。然而将明显的是,本领域的技术人员可以在不具有这些细节的情况下实践本专利技术。此外,本领域的技术人员将认识到,以下所描述的本专利技术的实施例可以在有形计算机可读介质上以诸如过程、装置、系统、设备或方法等各种方式实施。
[0019]在图中示出的部件或模块展示了本专利技术的示例性实施例并且旨在避免混淆本专利技术。还应理解的是,贯穿本讨论,部件可以被描述为可以包括子单元的单独的功能单元,但是本领域技术人员将认识到的是,各种部件或其部分可以被分成单独的部件或者可以被集成在一起,包括集成在单个系统或部件中。应注意的是,本文所讨论的功能或操作可以被实施为部件。部件可以实施成软件、硬件、或其组合。
[0020]此外,在图内的部件或系统之间的连接不旨在局限于直接连接。然而,在这些部件之间的数据可以被中间部件修改、重新格式化或以其他方式改变。而且,可以使用附加的或更少的连接。还应注意的是,术语“耦合(coupled)”、“连接(connected)”或“通信地耦合(communicatively coupled)”应被理解为包括直接连接、通过一个或多个中间设备的间接连接、以及无线连接。
[0021]在本说明书中,对“一个实施例(one embodiment)”、“优选实施例(preferred embodiment)”、“实施例(an embodiment)”、或“多个实施例(embodiments)”的引用意味着,结合所述实施例所描述的具体特征、结构、特性或功能被包含在本专利技术的至少一个实施例中并且可以在不止一个实施例中。而且,在本说明书的不同地方出现的上述短语不一定都是指同一个实施例或多个实施例。
[0022]在本说明书中的不同地方使用的某些术语是用于说明并且不应被理解为限制。服务、功能或资源不限于单个服务、功能或资源;对这些术语的使用可以指可以是分散的或聚集的一组相关服务、功能或资源。
[0023]此外,应注意的是:(1)可以可选地执行某些步骤;(2)步骤可以不限于本文阐述的特定顺序;(3)可以按不同的顺序执行这些步骤;以及(4)可以同时完成某些步骤。
[0024]图1A展示了根据本公开的各个实施例的串行器/解串器(SerDes)100的功能。串行器/解串器(SerDes)100可以利用多千兆位点对点连接技术。实际上,SerDes 100是可以用于高速通信以补偿有限的输入和输出的一对功能块。这些块可以在每个方向上在串行数据接口与并行接口之间转换数据。在一些实施例中,SerDes 100可以在单线/微分线路上提供数据传输,以最小化I/O引脚和互连的数量。并行时钟SerDes可以用于对并行总线输入以及数据地址和控制信号进行串行化。经串行化的流可以与参考时钟一起发送。在一些实施例中,可以经由锁相环(PLL)振荡器提供时钟。经串行化的流可以称为超帧图像流。
[0025]在视频应用的一些实施例中,为了实现800
×
600像素的分辨率,可能需要70MHz的视频时钟。在另一个实施例中,为了实现具有1920
×
1080像素的分辨率的全HD,可能需要140MHz的视频时钟频率。
[0026]在一些实施例中,多千兆位点对点连接技术是千兆位多媒体串行链路(GMSL)SerDes技术。GMSL技术可以在15米的单根同轴电缆或10米至15米的屏蔽双绞线上同时传输HD视频、音频、控制信息、聚合传感器数据和千兆以太网,与此同时满足汽车电磁兼容性(EMC)规范。使用同轴电缆和屏蔽双绞线电缆可以减轻否则将是复杂的互连主干,从而以较低的系统成本支持视频多流传输。与以太网本文档来自技高网
...

【技术保护点】

【技术特征摘要】
1.一种支持图像多流传输的设备,包括:第一接口,其接收包括第一图像流和第二图像流的超帧图像信号;不对称图像分离器引擎,其被耦合以接收所述超帧图像信号,所述不对称图像分离器引擎将超帧图像流分离成所述第一图像流和所述第二图像流;以及分数时钟分频器,其接收超帧时钟,所述分数时钟分频器通过将所述超帧时钟的频率除以第一数量来生成用于驱动所述第一图像流的第一时钟,并且通过将所述超帧时钟的频率除以第二数量来生成用于驱动所述第二图像流的第二时钟,所述超帧时钟、所述第一时钟和所述第二时钟具有不同的频率。2.根据权利要求1所述的设备,其中,所述分数时钟分频器包括使用累加器的∑

Δ调制器以允许∑

Δ调制。3.根据权利要求2所述的设备,其中,所述分数时钟分频器还包括:比较器块,其将来自所述累加器的输出与超帧中的像素数量进行比较并且生成比较器输出;以及时钟门,其接收所述比较器输出以对所述超帧时钟进行选通,并且输出用于驱动所述第一图像流的所述第一时钟和用于驱动所述第二图像流的所述第二时钟。4.根据权利要求2所述的设备,其中,所述分数时钟分频器还包括反馈控制回路,所述反馈控制回路包括:计数器,其输出计数器值,所述计数器值针对每个超帧时钟有效像素而增加并且针对每个分离显示像素而减少;第一乘法器,其生成误差信号,所述误差信号是所述计数器值与阈值之间的差;以及第二乘法器,其将所述误差信号与反馈增益相乘,以获得用于调整分离显示的帧中的像素数量的比例误差。5.一种用于不对称图像分离器时钟生成的方法,包括:接收包括第一图像流和第二图像流的超帧图像信号;使用不对称图像分离器引擎,将超帧图像流分离成所述第一图像流和所述第二图像流;以...

【专利技术属性】
技术研发人员:Y
申请(专利权)人:马克西姆综合产品公司
类型:发明
国别省市:

网友询问留言 已有0条评论
  • 还没有人留言评论。发表了对其他浏览者有用的留言会获得科技券。

1