同步控制电路及装置制造方法及图纸

技术编号:38119041 阅读:8 留言:0更新日期:2023-07-07 22:58
本实用新型专利技术提出一种同步控制电路及装置,涉及同步控制技术领域,同步控制电路与基站无线连接,同步控制电路还与直放站连接,同步控制电路包括:信号收发模块,用于接收基站发送的下行射频耦合信号,并将下行射频耦合信号转化为数字正交调制信号;基带处理模块,分别与信号收发模块和直放站连接,用于根据数字正交调制信号、与直放站的预设工作频段相同工作频段的基站对应的上下行时隙比和特殊时隙比,生成上下行控制信号,控制直放站工作。本实用新型专利技术可以准确的反应基站和直放站之间的时间同步关系,解决了现有实现直放站与基站上下行数据同步时,存在准确性较低的技术问题,提高了实现直放站同步的准确性。实现直放站同步的准确性。实现直放站同步的准确性。

【技术实现步骤摘要】
同步控制电路及装置


[0001]本技术涉及同步控制
,特别涉及一种同步控制电路及装置。

技术介绍

[0002]目前5G网络已经在全球商用,5G建设在持续深化地级市城区覆盖的同时,正逐步按需向乡镇和农村地区延伸。目前国内运营商开始采用基站和直放站相结合的方式进行5G网络建设。
[0003]相关技术中,5G网络主要采用TDD(Time Division Duplexing,时分双工)制式,建设5G网络的核心技术要解决直放站和基站同步问题。但,现有实现直放站与基站上下行数据同步时,存在准确性较低的问题。

技术实现思路

[0004]本技术的主要目的在于:提供一种同步控制电路及装置,旨在解决现有实现直放站与基站上下行数据同步时,存在准确性较低的技术问题。
[0005]为实现上述目的,本技术采用如下技术方案:
[0006]第一方面,本技术提供一种同步控制电路,同步控制电路与基站无线连接,同步控制电路还与直放站连接,同步控制电路包括:
[0007]信号收发模块,用于接收基站发送的下行射频耦合信号,并将下行射频耦合信号转化为数字正交调制信号;
[0008]基带处理模块,分别与信号收发模块和直放站连接,用于根据数字正交调制信号、与直放站的预设工作频段相同工作频段的基站对应的上下行时隙比和特殊时隙比,生成上下行控制信号,控制直放站工作。
[0009]可选地,同步控制电路还包括:
[0010]接口模块,分别与基带处理模块和直放站连接,用于将上下行控制信号转发到直放站
[0011]可选地,信号收发模块包括射频收发器U1;
[0012]射频收发器U1的第一引脚分别与电容C1的一端和天线ANT1的第一引脚连接,电容C1的另一端、天线ANT1的第二引脚和天线ANT1的第三引脚均接地,射频收发器U1的第三引脚分别与电容C2的一端和天线ANT2的第一引脚连接,电容C2的另一端、天线ANT2的第二引脚和天线ANT2的第三引脚均接地,射频收发器U1还与基带处理模块连接。
[0013]可选地,基带处理模块包括基带处理芯片U2;
[0014]基带处理芯片U2分别与信号收发模块和直放站连接。
[0015]选地,同步控制电路还包括:
[0016]时钟模块,分别与信号收发模块和基带处理模块连接,用于生成第一时钟信号和第二时钟信号,并输出第一时钟信号到信号收发模块,输出第二时钟信号到基带处理模块。
[0017]可选地,时钟模块包括:
[0018]晶振单元,与电源连接,用于生成振荡时钟信号;
[0019]时钟缓冲单元,分别与晶振单元、信号收发模块和基带处理模块连接,用于对振荡时钟信号进行频率复制,生成第一时钟信号和第二时钟信号。
[0020]可选地,晶振单元包括有源晶振U3;
[0021]有源晶振U3的第二引脚接地,有源晶振U3的第三引脚与时钟缓冲单元连接,有源晶振U3的第四引脚分别与电容C18的一端和电阻R22的一端连接,电阻R22的另一端分别与电源、电容C17的一端和电容C16的一端连接,电容C17的另一端、电容C16的另一端和电容C18的另一端均接地。
[0022]可选地,时钟缓冲单元包括时钟缓冲器U4;
[0023]时钟缓冲器U4的第三引脚通过电容C23分别与电阻R27的一端和电阻R28的一端连接,电阻R28的另一端分别与电阻R29的一端和信号收发模块连接,电阻R27的另一端和电阻R29的另一端接地,时钟缓冲器U4的第十三引脚通过电阻R31与基带处理模块连接,时钟缓冲器U4的第二十一引脚依次通过电容C20和电阻R23与有源晶振U3的第三引脚连接。
[0024]可选地,同步控制电路还包括:
[0025]主控模块,分别与信号收发模块和/或时钟模块连接,用于输出工作控制信号,控制信号收发模块和/或时钟模块工作。
[0026]第二方面,本技术提供一种同步控制装置,同步控制装置包括:
[0027]如上述的同步控制电路。
[0028]本技术提供一种同步控制电路及装置,同步控制电路与基站无线连接,同步控制电路还与直放站连接,同步控制电路包括:信号收发模块,用于接收基站发送的下行射频耦合信号,并将下行射频耦合信号转化为数字正交调制信号;基带处理模块,分别与信号收发模块和直放站连接,用于根据数字正交调制信号、与直放站的预设工作频段相同工作频段对应的基站的上下行时隙比和特殊时隙比,生成上下行控制信号,控制直放站工作。
[0029]由此,本技术根据与直放站的预设工作频段相同工作频段的基站对应的上下行时隙比和特殊时隙比,结合基站发送的下行射频耦合信号,生成上下行控制信号,控制直放站工作;精确的上下行时隙比和特殊时隙比,结合下行射频耦合信号来控制直放站进行上下行工作,可以准确的反应基站和直放站之间的时间同步关系,解决了现有实现直放站与基站上下行数据同步时,存在准确性较低的技术问题,提高了实现直放站同步的准确性。
附图说明
[0030]为了更清楚地说明本技术实施例或现有技术中的技术方案,下面将对实施例或现有技术描述中所需要使用的附图作简单地介绍,显而易见地,下面描述中的附图仅仅是本技术的一些实施例,对于本领域普通技术人员来讲,不付出创造性劳动的前提下,还可以根据这些附图示出的结构获得其他的附图。
[0031]图1为本技术同步控制电路第一实施例的连接示意图;
[0032]图2为本技术同步控制电路第一实施例中一实施方式的连接示意图;
[0033]图3为本技术同步控制电路中信号收发模块的电路原理图;
[0034]图4为本技术同步控制电路中基带处理模块的电路原理图;
[0035]图5为本技术同步控制电路中时钟模块的电路原理图。
[0036]本技术目的的实现、功能特点及优点将结合实施例,参照附图做进一步说明。
具体实施方式
[0037]为使本技术的目的、技术方案和优点更加清楚,下面将结合本技术实施例中的附图,对本技术实施例中的技术方案进行清楚、完整地描述,显然,所描述的实施例仅仅是本技术的一部分实施例,而不是全部的实施例。基于本技术中的实施例,本领域普通技术人员在没有作出创造性劳动前提下所获得的所有其他实施例,都属于本技术保护的范围。
[0038]需要说明,在本技术中,术语“包括”、“包含”或者其任何其他变体意在涵盖非排他性的包含,从而使得包括一系列要素的装置或者系统不仅包括那些要素,而且还包括没有明确列出的其他要素,或者是还包括为这种装置或者系统所固有的要素。在没有更多限制的情况下,由语句“包括
……”
限定的要素,并不排除在包括该要素的装置或者系统中还存在另外的相同要素。
[0039]另外,在本技术中,除非另有明确的规定和限定,术语“连接”、“固定”等应做广义理解,例如,“连接”可以是固定连接本文档来自技高网
...

【技术保护点】

【技术特征摘要】
1.一种同步控制电路,其特征在于,所述同步控制电路与基站无线连接,所述同步控制电路还与直放站连接,所述同步控制电路包括:信号收发模块,用于接收所述基站发送的下行射频耦合信号,并将所述下行射频耦合信号转化为数字正交调制信号;基带处理模块,分别与所述信号收发模块和所述直放站连接,用于根据所述数字正交调制信号、与所述直放站的预设工作频段相同工作频段的所述基站对应的上下行时隙比和特殊时隙比,生成上下行控制信号,控制所述直放站工作。2.如权利要求1所述的同步控制电路,其特征在于,所述同步控制电路还包括:接口模块,分别与所述基带处理模块和所述直放站连接,用于将所述上下行控制信号转发到所述直放站。3.如权利要求1所述的同步控制电路,其特征在于,所述信号收发模块包括射频收发器U1;所述射频收发器U1的第一引脚分别与电容C1的一端和天线ANT1的第一引脚连接,所述电容C1的另一端、所述天线ANT1的第二引脚和所述天线ANT1的第三引脚均接地,所述射频收发器U1的第三引脚分别与电容C2的一端和天线ANT2的第一引脚连接,所述电容C2的另一端、所述天线ANT2的第二引脚和所述天线ANT2的第三引脚均接地,所述射频收发器U1还与所述基带处理模块连接。4.如权利要求1所述的同步控制电路,其特征在于,所述基带处理模块包括基带处理芯片U2;所述基带处理芯片U2分别与所述信号收发模块和所述直放站连接。5.如权利要求1所述的同步控制电路,其特征在于,所述同步控制电路还包括:时钟模块,分别与所述信号收发模块和所述基带处理模块连接,用于生成第一时钟信号和第二时钟信号,并输出所述第一时钟信号到所述信号收发模块,输出所述第二时钟信号到所述基带处理模...

【专利技术属性】
技术研发人员:邹双
申请(专利权)人:泰科兴业科技深圳有限公司
类型:新型
国别省市:

网友询问留言 已有0条评论
  • 还没有人留言评论。发表了对其他浏览者有用的留言会获得科技券。

1