当前位置: 首页 > 专利查询>复旦大学专利>正文

用于模数/数模转换器的低抖动时钟缓冲器制造技术

技术编号:3811611 阅读:212 留言:0更新日期:2012-04-11 18:40
本发明专利技术属集成电路技术领域,涉及模数转换器和数模转换器集成电路技术,尤其涉及一种低抖动时钟缓冲器。该电路由三级差分放大器组成,前两级采用准无穷负载差分放大器,第三级采用双端转单端差分放大器。通过小信号分析模型,合理设计放大器的增益和负载电容的大小,能够使得输出时钟沿陡峭,输出噪声小,较好的实现低抖动的要求。相对与传统结构的时钟缓冲器,具有低抖动、低功耗和易于CMOS工艺实现等优点。本发明专利技术的电路对于提高模数转换器和数模转换器的信噪比有重要的实用价值。

【技术实现步骤摘要】

【技术保护点】
一种用于模数/数模转换器的低抖动时钟缓冲器,其特征为由三级差分放大器组成,前两级为准无穷负载放大器,所述负载由四个PMOS组成,其中两个PMOS形成交叉耦合对管,另两个PMOS分别接成二极管形式;第三级为双端转单端放大器;其连接关系为:NMOS管M11和M12的栅极分别接输入信号,源极并接在节点1,漏极分别接节点3和4。PMOS管M13的栅极接在节点4,漏极接在节点3,源极接在电源;PMOS管M14的栅极接在节点3,漏极接在节点4,源极接在电源;PMOS管M15的栅极和漏极并接在节点3,源极接在电源;PMOS管M16的栅极和漏极并接在节点4,源极接在电源;NMOS管M17的栅极接节点5,漏极接节点1,源极接地;NMOS管M21和M22的栅极分别接节点3和4,源极并接在节点2,漏极分别接节点6和7;PMOS管M23的栅极接在节点7,漏极接在节点6,源极接在电源;PMOS管M24的栅极接在节点6,漏极接在节点7,源极接在电源;PMOS管M25的栅极和漏极并接在节点6,源极接在电源;PMOS管M26的栅极和漏极并接在节点7,源极接在电源;NMOS管M27的栅极接节点5,漏极接节点2,源极接地;NMOS管M31和M32的栅极分别接节点6和7,源极并接在节点8,漏极分别接节点9和输出;PMOS管M33的栅极和漏极接在节点9,源极接在电源;PMOS管M34的栅极接节点9,漏极接输出,源极接在电源;NMOS管M35的栅极接节点5,漏极接节点8,源极接地。...

【技术特征摘要】

【专利技术属性】
技术研发人员:任俊彦程龙罗磊
申请(专利权)人:复旦大学
类型:发明
国别省市:31[中国|上海]

网友询问留言 已有0条评论
  • 还没有人留言评论。发表了对其他浏览者有用的留言会获得科技券。

1
相关领域技术