一种时间可调的复位延时电路及汽车制造技术

技术编号:38080443 阅读:8 留言:0更新日期:2023-07-06 08:47
本实用新型专利技术涉及汽车复位控制的技术领域,尤其涉及一种时间可调的复位延时电路及汽车。包括复位芯片、处理器和延时电路,复位芯片的输入端与处理器的检测输出端口连接,复位芯片的信号输出端通过延时电路与处理器的复位端连接;延时电路包括第一三极管、延时电容、第一电阻和第一MOS管;第一三极管的基极与复位芯片的信号输出端连接,发射极和集电极分别与电源、第一MOS管的栅极连接,第一MOS管的漏极与处理器的复位端连接,源极接地;延时电容和第一电阻分别并接在第一三极管的集电极,另一端接地。该电路简单可靠,成本低,根据通过调整延时电容和第一电阻来控制复位时间,时间调节范围大,保证复位芯片能够适配不同的处理器。保证复位芯片能够适配不同的处理器。保证复位芯片能够适配不同的处理器。

【技术实现步骤摘要】
一种时间可调的复位延时电路及汽车


[0001]本技术涉及汽车复位控制的
,尤其涉及一种时间可调的复位延时电路及汽车。

技术介绍

[0002]目前车身域控制器,汽车音响导航等嵌入式系统中,需要采用专门的复位芯片对CPU(中央处理器)进行上电或异常情况下的复位。不同的CPU对复位信号的要求可能是不一样的,比如有的要求低电平维持时间不小于2ms,有的要求维持时间不小于100ms,但是对于一颗复位芯片来说,其复位时间可能是固定的。因此,有时为了满足某个处理器的复位需求,不得不重新引入一颗新的复位芯片,对项目开发周期和成本造成较大的负担,同时也增加了物料采购的种类,导致物料库存和管理成本上升。

技术实现思路

[0003]本技术为解决当前复位芯片的选型受限于CPU,对复位时间要求不同的系统,需要选择不同的复位芯片,给项目开发周期和成本造成较大的负担,同时也增加了物料采购的种类,导致物料库存和管理成本上升的技术问题,提供一种时间可调的复位延时电路及汽车。
[0004]为解决上述技术问题,本技术的技术方案如下:
[0005]一种时间可调的复位延时电路,包括复位芯片、处理器和延时电路,所述复位芯片的输入端与所述处理器的检测输出端口连接,复位芯片的信号输出端通过延时电路与所述处理器的复位端连接;所述延时电路包括第一三极管、延时电容、第一电阻和第一MOS管;所述第一三极管的基极与所述复位芯片的信号输出端连接,发射极和集电极分别与电源、第一MOS管的栅极连接,所述第一MOS管的漏极与处理器的复位端连接,源极接地;所述延时电容和第一电阻分别并接在第一三极管的集电极,另一端接地。
[0006]进一步的,所述延时电容和第一电阻的参数根据复位延时时间进行调节。
[0007]进一步的,所述处理器的复位端接收到复位信号的时间为所述复位芯片的信号输出端的复位信号输出时间加上延时电容的放电时间。
[0008]进一步的,所述第一三极管为PNP三极管。
[0009]进一步的,所述第一MOS管为NMOS管。
[0010]进一步的,所述信号输出端还通过第一限流电阻与所述处理器的复位端连接。
[0011]进一步的,所述复位芯片的信号输出端输出的复位信号为低电平信号。
[0012]进一步的,还包括上拉电源,所述信号输出端和所述处理器的复位端分别通过第二限流电阻与上拉电源连接。
[0013]进一步的,所述第一三极管的基极与所述复位芯片的信号输出端之间设置有第三限流电阻,发射极与电源之间设置有第四限流电阻。
[0014]本技术还提供一种汽车,包括上述的时间可调的复位延时电路。
[0015]本技术通过在复位芯片和处理器之间设置一个时间可调节的延时电路来调节处理器复位端接收到复位信号的时间,从而在不更换复位芯片的前提下,满足不同处理器的复位信号需求,配置过程无需更换芯片,降低了研发成本、物料库存和管理成本。该电路简单可靠,成本低,根据通过调整延时电容和第一电阻来控制复位时间,时间调节范围大,保证复位芯片能够适配不同的处理器。
附图说明
[0016]图1为本技术实施例中时间可调的复位延时电路的结构框图。
[0017]图2为本技术实施例中延时电路的电路结构图。
[0018]图3为本技术实施例中延时电路增加前后的延时信号输出示意图。
[0019]其中,
[0020]复位芯片为10,处理器为20,延时电路为30。
具体实施方式
[0021]下面结合附图对本申请的较佳实施例进行详细阐述,以使本申请的优点和特征更易被本领域技术人员理解,从而对本申请的保护范围作出更为清楚的界定。
[0022]请参照图式,其中相同的组件符号代表相同的组件,本申请的原理是以实施在一适当的运算环境中来举例说明。以下的说明是基于所例示的本申请具体实施例,其不应被视为限制本申请未在此详述的其它具体实施例。
[0023]本文所使用的术语“模块”可为在该运算系统上执行的软件或硬件对象。本文所述的不同组件、模块、引擎及服务可为在该运算系统上的实施对象。而本文所述的装置及方法可以以软件的方式进行实施,当然也可在硬件上进行实施,均在本申请保护范围之内。
[0024]在本文中提及“实施例”意味着,结合实施例描述的特定特征、结构或特性可以包含在本申请的至少一个实施例中。在说明书中的各个位置出现该短语并不一定均是指相同的实施例,也不是与其它实施例互斥的独立的或备选的实施例。本领域技术人员显式地和隐式地理解的是,本文所描述的实施例可以与其它实施例相结合。
[0025]在本申请的描述中,需要说明的是,除非另有明确的规定和限定,术语“安装”、“相连”、“连接”应做广义理解,例如,可以是固定连接,也可以是可拆卸连接,或一体地连接;可以是机械连接,也可以是电连接或可以相互通讯;可以是直接相连,也可以通过中间媒介间接相连,可以是两个元件内部的连通或两个元件的相互作用关系。对于本领域的普通技术人员而言,可以根据具体情况理解上述术语在本申请中的具体含义。
[0026]实施例一
[0027]由于不同处理器的复位需求不同,例如部分处理器的复位需求时复位端需要维持时间不小于20ms的低电平,而部分处理器的复位需求时复位端需要维持时间不小于80ms的低电平,因此需要复位芯片输出不同维持时间的复位信号,而一般复位芯片的复位信号输出时间是固定不可调的,导致不同处理器需要对应不同的复位芯片,这种情况增加了物料采购的种类,导致物料库存和管理成本上升,同时对项目开发周期和成本造成较大的负担。为此,本实施例提供一种时间可调的复位延时电路30,该延时电路30主要设置在复位芯片10和处理器20之间,用于控制复位芯片10输出至处理器20的复位信号的输出时间。本复位
延时电路30通过延长复位芯片10输出的复位信号,来解决不同处理器20需要复位信号维持时间不同的问题。
[0028]具体的,请参阅图1

3,本实施例的时间可调的复位延时电路30,具体包括复位芯片10、处理器20和延时电路30,其中,处理器20为车载的中央处理器20,复位芯片10用于实现处理器20的复位功能,其中,处理器20的检测输出端口与复位芯片10的输入端连接,当处理器20上电或者出现异常情况时,复位芯片10通过处理器20的检测输出端口获得复位信息,从而通过信号输出端输出复位信号。例如,当处理器20出现程序异常时,处理器20的看门狗功能检测到处理器20的异常,并发送相应信号给到复位芯片10,复位芯片10接收到信号后,通过信号输出端输出低电平信号给处理器20的复位端,处理器20的复位端在接收到预设维持时间的低电平信号后,对处理器20进行复位操作。
[0029]延时电路30设置在复位芯片10的信号输出端和处理器20的复位端之间,用于控制复位芯片10的信号输出端的维持时间,在复位期间,复位芯片10的信号输出端输出复位信号存在一个输出时间,而延迟电路本文档来自技高网
...

【技术保护点】

【技术特征摘要】
1.一种时间可调的复位延时电路,其特征在于,包括复位芯片、处理器和延时电路,所述复位芯片的输入端与所述处理器的检测输出端口连接,复位芯片的信号输出端通过延时电路与所述处理器的复位端连接;所述延时电路包括第一三极管、延时电容、第一电阻和第一MOS管;所述第一三极管的基极与所述复位芯片的信号输出端连接,发射极和集电极分别与电源、第一MOS管的栅极连接,所述第一MOS管的漏极与处理器的复位端连接,源极接地;所述延时电容和第一电阻分别并接在第一三极管的集电极,另一端接地。2.根据权利要求1所述的时间可调的复位延时电路,其特征在于,所述延时电容和第一电阻的参数根据复位延时时间进行调节。3.根据权利要求2所述的时间可调的复位延时电路,其特征在于,所述处理器的复位端接收到复位信号的时间为所述复位芯片的信号输出端的复位信号输出时间加上延时电容的放电时间。4.根据权利要求1所述的时间可调的复位延时电路,...

【专利技术属性】
技术研发人员:敖军成
申请(专利权)人:惠州市德赛西威汽车电子股份有限公司
类型:新型
国别省市:

网友询问留言 已有0条评论
  • 还没有人留言评论。发表了对其他浏览者有用的留言会获得科技券。

1