一种数据采集方法及电子设备技术

技术编号:37867825 阅读:8 留言:0更新日期:2023-06-15 20:57
本申请公开了一种数据采集方法及电子设备,应用于可编程逻辑控制器,同时获得多个接口芯片发送的触发信号,接口芯片用于获取第一系统中待存储的数据;基于触发信号并行读取多个接口芯片分别获取的第一数据;获得多个接口芯片分别获取数据的第一时刻;将多个接口芯片中每个接口芯片获取数据的第一时刻与该接口芯片在第一时刻获取的数据组合存储至可编程逻辑控制器。逻辑控制器。逻辑控制器。

【技术实现步骤摘要】
一种数据采集方法及电子设备


[0001]本申请涉及数据采集领域,尤其涉及一种数据采集方法及电子设备。

技术介绍

[0002]目前,对于电力继保数据的采集,通常会进行无差别记录,并打上时标存储。其常见的数据采集方案为:采集单元使用中央处理器CPU收集各网络通道的数据,然后通过PCIE或以太网方式上传至主控端,如:X86,在X86主控端实现数据存储和上层调用。
[0003]由于CPU指令是顺序执行的,采集单元各通道在同一时刻采集到的数据在进入CPU打时标时就会有先后时间差,该误差会影响数据同步性质量。

技术实现思路

[0004]有鉴于此,本申请提供一种数据采集方法及电子设备,其具体方案如下:
[0005]一种数据采集方法,应用于可编程逻辑控制器,包括:
[0006]同时获得多个接口芯片发送的触发信号,所述接口芯片用于获取第一系统中待存储的数据;
[0007]基于所述触发信号并行读取所述多个接口芯片分别获取的第一数据;
[0008]获得所述多个接口芯片分别获取数据的第一时刻;
[0009]将所述多个接口芯片中每个接口芯片获取数据的第一时刻与该接口芯片在第一时刻获取的数据组合存储至所述可编程逻辑控制器。
[0010]进一步的,所述获得所述多个接口芯片分别获取数据的第一时刻,包括:
[0011]确定所述可编程逻辑控制器完成读取所述第一数据的第二时刻;
[0012]基于预先确定的读取数据所需的第一时长及第二时刻确定所述多个接口芯片分别获取数据的第一时刻。
[0013]进一步的,所述基于所述触发信号并行读取所述多个接口芯片分别获取的第一数据,包括:
[0014]基于所述触发信号在第一时长内并行完成读取并解析所述多个接口芯片分别获取的第一数据。
[0015]进一步的,还包括:
[0016]当确定所述可编程逻辑控制器满足第一条件时,将组合存储至所述可编程逻辑控制器的数据及第一时刻转存至中央处理器。
[0017]进一步的,所述当确定所述可编程逻辑控制器满足第一条件时,将组合存储至所述可编程逻辑控制器的数据及第一时刻转存至中央处理器,包括:
[0018]当确定所述可编程逻辑控制器满足第一条件时,发送数据接收请求至所述中央处理器,以使所述中央处理器能够基于所述数据接收请求读取组合存储至所述可编程逻辑控制器中的数据及第一时刻。
[0019]进一步的,所述当确定所述可编程逻辑控制器满足第一条件时,将组合存储至所
述可编程逻辑控制器的数据及第一时刻转存至中央处理器,包括:
[0020]当确定所述可编程逻辑控制器满足第一条件时,将组合存储至所述可编程逻辑控制器中的数据及第一时刻发送至所述中央处理器的指定位置。
[0021]进一步的,所述确定所述可编程逻辑控制器满足第一条件,包括:
[0022]确定所述可编程逻辑控制器的存储空间中已存储数据的存储空间达到第一阈值;
[0023]或,
[0024]确定所述可编程逻辑控制器中存储的数据量达到第二阈值。
[0025]进一步的,所述将所述多个接口芯片中每个接口芯片缓存数据的第一时刻与该接口芯片在第一时刻缓存的数据组合存储至所述可编程逻辑控制器,包括:
[0026]将所述多个接口芯片中每个接口芯片缓存数据的第一时刻与该接口芯片在第一时刻缓存的数据组成数据包,将所述数据包存储至所述可编程逻辑控制器的特定先入先出队列;
[0027]当所述特定先入先出队列满足第二条件时,将存储至所述特定先入先出队列的数据包转存至所述可编程逻辑控制器的内存中。
[0028]进一步的,所述特定先入先出队列满足第二条件,包括:
[0029]确定存储至所述特定先入先出队列中的数据包所占空间在所述特定先入先出队列中达到第三阈值。
[0030]一种电子设备,包括:
[0031]多个接口芯片,每个接口芯片用于获取第一系统中待存储的数据;
[0032]处理器,用于同时获得多个接口芯片发送的触发信号;基于所述触发信号并行读取所述多个接口芯片分别获取的第一数据;获得所述多个接口芯片分别获取数据的第一时刻;将所述多个接口芯片中每个接口芯片获取数据的第一时刻与该接口芯片在第一时刻获取的数据组合存储。
[0033]从上述技术方案可以看出,本申请公开的数据采集方法及电子设备,应用于可编程逻辑控制器,同时获得多个接口芯片发送的触发信号,接口芯片用于获取第一系统中待存储的数据;基于触发信号并行读取多个接口芯片分别获取的第一数据;获得多个接口芯片分别获取数据的第一时刻;将多个接口芯片中每个接口芯片获取数据的第一时刻与该接口芯片在第一时刻获取的数据组合存储至可编程逻辑控制器。
附图说明
[0034]为了更清楚地说明本申请实施例或现有技术中的技术方案,下面将对实施例或现有技术描述中所需要使用的附图作简单地介绍,显而易见地,下面描述中的附图仅仅是本申请的一些实施例,对于本领域普通技术人员来讲,在不付出创造性劳动的前提下,还可以根据这些附图获得其他的附图。
[0035]图1为本申请实施例公开的一种数据采集方法的流程图;
[0036]图2为本申请实施例公开的一种数据采集方法的流程图;
[0037]图3为本申请实施例公开的一种接口芯片及可编程逻辑控制器获取数据的时间对应关系的示意图;
[0038]图4为本申请实施例公开的一种数据采集方法的流程图;
[0039]图5为本申请实施例公开的一种数据采集方法的流程图;
[0040]图6为本申请实施例公开的一种网络数据通过接口芯片存储至可编程逻辑控制器的示意图;
[0041]图7为本申请实施例公开的一种电子设备的结构示意图。
具体实施方式
[0042]下面将结合本申请实施例中的附图,对本申请实施例中的技术方案进行清楚、完整地描述,显然,所描述的实施例仅仅是本申请一部分实施例,而不是全部的实施例。基于本申请中的实施例,本领域普通技术人员在没有做出创造性劳动前提下所获得的所有其他实施例,都属于本申请保护的范围。
[0043]本申请公开了一种数据采集方法,应用于可编程逻辑控制器,其流程图如图1所示,包括:
[0044]步骤S11、同时获得多个接口芯片发送的触发信号,接口芯片用于获取第一系统中待存储的数据;
[0045]步骤S12、基于触发信号并行读取多个接口芯片分别获取的第一数据;
[0046]步骤S13、获得多个接口芯片分别获取数据的第一时刻;
[0047]步骤S14、将多个接口芯片中每个接口芯片获取数据的第一时刻与该接口芯片在第一时刻获取的数据组合存储至可编程逻辑控制器。
[0048]当需要对电力继保系统的网络数据打上时标进行存储时,若采用ARM/POWER PC采集单元使用ARM或POWER PC CPU进行网络数据采集,每个采集单元负责4个千兆网口数据采集,然后通过PCIE或本文档来自技高网
...

【技术保护点】

【技术特征摘要】
1.一种数据采集方法,应用于可编程逻辑控制器,包括:同时获得多个接口芯片发送的触发信号,所述接口芯片用于获取第一系统中待存储的数据;基于所述触发信号并行读取所述多个接口芯片分别获取的第一数据;获得所述多个接口芯片分别获取数据的第一时刻;将所述多个接口芯片中每个接口芯片获取数据的第一时刻与该接口芯片在第一时刻获取的数据组合存储至所述可编程逻辑控制器。2.根据权利要求1所述的方法,其中,所述获得所述多个接口芯片分别获取数据的第一时刻,包括:确定所述可编程逻辑控制器完成读取所述第一数据的第二时刻;基于预先确定的读取数据所需的第一时长及第二时刻确定所述多个接口芯片分别获取数据的第一时刻。3.根据权利要求1所述的方法,其中,所述基于所述触发信号并行读取所述多个接口芯片分别获取的第一数据,包括:基于所述触发信号在第一时长内并行完成读取并解析所述多个接口芯片分别获取的第一数据。4.根据权利要求1所述的方法,其中,还包括:当确定所述可编程逻辑控制器满足第一条件时,将组合存储至所述可编程逻辑控制器的数据及第一时刻转存至中央处理器。5.根据权利要求4所述的方法,其中,所述当确定所述可编程逻辑控制器满足第一条件时,将组合存储至所述可编程逻辑控制器的数据及第一时刻转存至中央处理器,包括:当确定所述可编程逻辑控制器满足第一条件时,发送数据接收请求至所述中央处理器,以使所述中央处理器能够基于所述数据接收请求读取组合存储至所述可编程逻辑控制器中的数据及第一时刻。6.根据权利要求4所述的方法,其中,所述当确定所述可编程逻辑控制器满足第一条件时,将组合...

【专利技术属性】
技术研发人员:曾睿乔巧梁书东
申请(专利权)人:联想北京有限公司
类型:发明
国别省市:

网友询问留言 已有0条评论
  • 还没有人留言评论。发表了对其他浏览者有用的留言会获得科技券。

1