信号处理装置,信号处理方法和接收装置制造方法及图纸

技术编号:37845956 阅读:17 留言:0更新日期:2023-06-14 22:30
本技术涉及使得能够对各种干扰信号适当地进行增益控制的信号处理装置、信号处理方法和接收装置。放大器通过根据计数值控制增益来放大信号,并且比较器将所述放大器输出的信号与所述计数值进行比较。累加器根据所述比较器的输出对所述计数值进行计数。本技术例如可以应用于接收电视广播的RF信号的接收装置等。应用于接收电视广播的RF信号的接收装置等。应用于接收电视广播的RF信号的接收装置等。

【技术实现步骤摘要】
【国外来华专利技术】信号处理装置,信号处理方法和接收装置


[0001]本技术涉及信号处理装置、信号处理方法和接收装置,特别涉及例如使得能够对各种干扰信号适当地进行增益控制的信号处理装置、信号处理方法和接收装置。

技术介绍

[0002]已经提出了一种接收装置,该接收装置控制被配置为放大RF(射频)信号的放大器的增益,并防止通信质量的恶化(例如,参见PTL 1)。
[0003][引文列表][0004][专利文献][0005][PTL 1]日本专利公开No.2018

157394

技术实现思路

[0006][技术问题][0007]顺便提及,在一些情况下,取决于干扰信号(的轮廓),难以适当地控制放大包括干扰信号的RF信号的放大器的增益。
[0008]本技术是鉴于这种情况而做出的,并使得能够对各种干扰信号适当地进行增益控制。
[0009][问题的解决方案][0010]根据本技术的信号处理装置包括:放大器,所述放大器根据计数值控制增益以放大信号;比较器,所述比较器将所述放大器输出的信号与所述计数值进行比较;以及累加器,所述累加器根据所述比较器的输出对所述计数值进行计数。
[0011]根据本技术的信号处理方法包括:通过放大器根据计数值控制增益以放大信号;通过比较器将所述放大器输出的信号与所述计数值进行比较;以及通过累加器根据所述比较器的输出对所述计数值进行计数。
[0012]根据本技术的接收装置包括:放大器,所述放大器根据计数值控制增益以放大信号;比较器,所述比较器将所述放大器输出的信号与所述计数值进行比较;累加器,所述累加器根据所述比较器的输出对所述计数值进行计数;以及解调电路,所述解调电路解调所述放大器输出的信号。
[0013]在根据本技术的信号处理装置、信号处理方法和接收装置中,放大器根据计数值控制增益并放大信号。比较器将所述放大器输出的信号与所述计数值进行比较,并且累加器根据所述比较器的输出对所述计数值进行计数。
[0014]信号处理装置和接收装置可以是独立的装置,或者可以是包括在一个装置中的内部块。
附图说明
[0015]图1是图解说明本技术应用于的接收装置的一个实施例的构成的例子的框图。
[0016]图2是图解说明OVLD避免电路11的第一构成例子的示图。
[0017]图3是图解说明RF放大器21的增益的控制例子的示图。
[0018]图4是图解说明在OVLD避免电路11基于SW方法开始操作时的IF信号的包络线的电平(MIXOUT电平)和RFGC电压的例子的示图。
[0019]图5是图解说明与作为干扰信号的RF信号对应的检测电压和RFGC电压的例子的示图。
[0020]图6是图解说明OVLD避免电路11的第二构成例子的示图。
[0021]图7是图解说明DTC生成单元61的构成例子的框图。
[0022]图8是图解说明振幅检测单元25的另一构成例子的框图。
[0023]图9是用于说明OVLD避免电路11进行的操作的例子的时序图。
[0024]图10是图解说明OVLD避免电路11的第三构成例子的示图。
[0025]图11是图解说明期望信号和干扰信号的频率分布的例子的示图。
[0026]图12是图解说明OVLD避免电路11的第四构成例子的示图。
[0027]图13是图解说明OVLD避免电路11的第五构成例子的示图。
[0028]图14是图解说明期望信号和干扰信号的频率分布的例子的示图。
[0029]图15是图解说明OVLD避免电路11的第六构成例子的示图。
[0030]图16是图解说明OVLD避免电路11的第七构成例子的示图。
[0031]图17是用于说明OVLD避免电路11进行的操作的例子的时序图。
[0032]图18是图解说明OVLD避免电路11的第八构成例子的示图。
[0033]图19是图解说明与作为干扰信号的RF信号对应的检测电压和RFGC电压的例子的示图。
具体实施方式
[0034]<本技术应用于的接收装置的一个实施例>
[0035]图1是图解说明本技术应用于的接收装置的一个实施例的构成的例子的框图。
[0036]在图1中,接收装置10具有OVLD(过载)避免电路11、ADC(模数转换器)12和解调电路13。
[0037]接收装置10例如接收电视广播等的RF信号,并且解调并输出RF信号。
[0038]RF信号被提供给OVLD避免电路11。
[0039]OVLD避免电路11控制增益,使得增益具有可以由后续块处理的电平(level)。然后,OVLD避免电路11放大RF信号,进行RF信号到IF(中频)信号的频率转换,并输出IF信号。
[0040]ADC 12对OVLD避免电路11输出的IF信号进行AD转换,并将转换后的IF信号提供给解调电路13。
[0041]解调电路13解调从ADC 12提供的IF信号,并输出解调信号。
[0042]<OVLD避免电路11的第一构成例子>
[0043]图2是图解说明图1中图解所示的OVLD避免电路11的第一构成例子的示图。
[0044]在图2中,OVLD避免电路11具有RF放大器21、混频器22、BPF(带通滤波器)23、IF放大器24、振幅检测单元25和增益控制单元26。
[0045]RF信号被提供给RF放大器21。
[0046]RF放大器21根据由增益控制单元26输出的、作为(用于RF放大器21的)增益控制信号的RFGC(RF增益控制)电压来控制增益。然后,RF放大器21以该增益放大RF信号并输出RF信号。RF放大器21根据RFGC电压控制增益,由此RF信号被放大,使得接收装置10可以在避免饱和的同时获得自适应良好的接收特性。
[0047]混频器22将RF放大器21输出的RF信号乘以具有预定频率的信号,由此RF信号被频率转换为IF信号并被输出。
[0048]这里,混频器22输出的IF信号是通过对RF放大器21输出的RF信号进行频率转换而产生的信号。于是,混频器22输出的IF信号也是RF放大器21输出的信号,并且与RF放大器21所输出的信号成比例。
[0049]BPF 23对混频器22输出的IF信号进行滤波,并输出具有预定频带的IF信号。
[0050]IF放大器24放大BPF 23输出的IF信号并输出放大后的IF信号。IF放大器24输出的IF信号被提供给ADC 12(图1)。
[0051]这里,根据从未图示的电路提供的(用于IF放大器24的)增益控制信号来控制IF放大器24的增益。
[0052]振幅检测单元25检测混频器22输出的IF信号(如上所述,该IF信号是RF放大器21输出的信号,并且与RF放大器21输出的信号成比例)的振幅(电平),并且输出作为该检测的结果获得的检测电压。<本文档来自技高网
...

【技术保护点】

【技术特征摘要】
【国外来华专利技术】1.一种信号处理装置,包括:放大器,所述放大器根据计数值控制增益以放大信号;比较器,所述比较器将所述放大器输出的信号与所述计数值进行比较;以及累加器,所述累加器根据所述比较器的输出对所述计数值进行计数。2.根据权利要求1所述的信号处理装置,其中所述累加器根据所述比较器的输出递增或递减所述计数值。3.根据权利要求1所述的信号处理装置,其中根据所述比较器的输出,所述累加器以第一间隔或不同于所述第一间隔的第二间隔对所述计数值进行计数。4.根据权利要求1所述的信号处理装置,还包括:DAC,所述DAC对所述计数值进行DA转换,其中所述放大器根据所述DAC的输出控制增益,并且所述比较器将所述放大器输出的信号与所述DAC的输出进行比较。5.根据权利要求4所述的信号处理装置,还包括:混频器,所述混频器对所述放大器输出的信号进行频率转换,其中所述比较器将所述混频器输出的信号与所述DAC的输出进行比较。6.根据权利要求5所述的信号处理装置,还包括:定标器,所述定标器对所述混频器输出的信号进行定标,其中所述比较器将所述定标器输出的信号与所述DAC的输出进行比较。7.根据权利要求4所述的信号处理装置,其中所述放大器输出的信号大于所述DAC的输出的状态被设定为攻击状态,并且所述放大器输出的信号不大于所述DAC的输出的状态被设定为恢复状态,并且所述累加器在所述攻击状态下进行所述计数值的递增和递减中的一项,并在所述恢复状态下进行递增和递减中的另一项。8.根据权利要求7所述的信号处理装置,其中所述累加器在所述攻击状态下以第一间隔对所述计数值进行计数,并在所述恢复状态下以比所述第一间隔长的第二间隔对所述计数值进行计数。9.根据权利要求8所述的信号处理装置,其中所述第一间隔和所述第二间隔被配置为能够从外部单元设定。10.根据权利要求5所述的信号处理装置,...

【专利技术属性】
技术研发人员:田边伸一
申请(专利权)人:索尼半导体解决方案公司
类型:发明
国别省市:

网友询问留言 已有0条评论
  • 还没有人留言评论。发表了对其他浏览者有用的留言会获得科技券。

1