基于非规则比特级缩短的多元码速率兼容方法技术

技术编号:3783304 阅读:245 留言:0更新日期:2012-04-11 18:40
本发明专利技术公开了一种基于非规则比特级缩短的多元码速率兼容方法,主要解决现有符号级缩短方法生成的速率兼容码误码率性能不佳的问题。其步骤为:1)依据目标码率,计算需要删除的信息比特个数;2)将基于GF(2↑[m])的校验矩阵H转化为对应的二进制等价矩阵H↓[B];3)计算二进制等价矩阵H↓[B]的度分布,将所有列按照有效列重从小到大的次序进行排序;4)选择对有效列重小的列所对应的比特进行删除操作,并相应标记;5)重复操作步骤3~4,直至符合删除比特的个数K↓[s],达到目标码率。本发明专利技术具有比传统方法生成的速率兼容码误码率低的优点,可用于各种需要降低码率的通信系统。

【技术实现步骤摘要】

【技术保护点】
一种基于非规则比特级缩短的多元码速率兼容方法,包括如下步骤: 1)依据目标码率R′,计算需要删除的信息比特个数K↓[s]=(K.m-R′.N.m)/(1-R′),其中N为母码的符号长度,K为信息符号长度,m为每个符号中的比特个数;   2)在任意伽罗华域GF(2↑[m])中,利用域元素的多项式:f(x)=a↓[0]+a↓[1]x+a↓[2]x↑[2]+…+x↑[m]和二进制等价矩阵B ***, 将基于GF(2↑[m])的校验矩阵H转化为对应的二进制等价矩阵 H↓[B]; 3)计算二进制等价矩阵H↓[B]的度分布,并将所有列按照有效列重从小到大的次序进行排序; 4)选择对有效列重小的列所对应的比特进行删除操作,并相应标记; 5)重复操作步骤3)~4),直至符合删除比特的个数K↓ [s],达到目标码率。

【技术特征摘要】

【专利技术属性】
技术研发人员:白宝明周林马啸李颖郑贱平孙蓉
申请(专利权)人:西安电子科技大学
类型:发明
国别省市:87[中国|西安]

网友询问留言 已有0条评论
  • 还没有人留言评论。发表了对其他浏览者有用的留言会获得科技券。

1