10bitsSARADC电路架构制造技术

技术编号:37747027 阅读:18 留言:0更新日期:2023-06-05 23:33
本公开提供一种10bits SAR ADC电路架构,包括:第一开关SW1,用于在模拟信号输入端和地之间进行切换;DAC模块,连接至第一开关,用于对模拟输入信号进行采样和逐次逼近处理得到第一信号;比较器,正输入端与所述DAC模块相连并接收所述第一信号,负输入端输入参考信号,所述比较器被配置成根据所述第一信号与所述参考信号的大小关系生成第二信号;第二开关SW2,连接于DAC模块和参考信号输入端之间;控制逻辑模块,与所述比较器的输出端相连,用于根据所述第二信号得控制所述DAC模块对所述模拟输入信号进行采样和逐次逼近处理以控制所述所述第一信号最终与参考信号的值相等,完成模拟输入信号的量化。模拟输入信号的量化。模拟输入信号的量化。

【技术实现步骤摘要】
10bits SAR ADC电路架构


[0001]本公开涉及半导体、电路
,尤其涉及一种10bits SAR ADC电路架构。

技术介绍

[0002]模数转换器(ADC)是模拟系统与数字系统接口的关键电路,在各种类型的模数转换器中,逐次逼近型模数转换器(SAR ADC)因其具有中等的精度、中高分辨率、易于集成等优点被广泛应用在数字温度传感器、雷达,通信,便携式可穿戴设备等各个领域。如何将模拟输入信号不失真的转换成数字信号对整个电路系统至关重要。
[0003]传统的SAR ADC结构由电容阵列数模转换器(DAC)、比较器和控制逻辑组成。其中采样保持电路通常采用全电容或者全电阻阵列对参考电压进行分段,存在着电容失配、芯片面积过大和精度较差等问题;传统的比较器有运放结构的开环比较器和latch锁存再生的闭环比较器,运放结构的比较器具有精度高、失调电压较小等优点,对小信号响应速度快,但对于大信号响应速度慢,latch比较器对大信号响应速度比较快,但它的失调电压较大,容易受噪声干扰等问题。

技术实现思路

[0004]基于上述本文档来自技高网...

【技术保护点】

【技术特征摘要】
1.一种10bits SAR ADC电路架构,包括:第一开关SW1,用于在模拟信号输入端和地之间进行切换;DAC模块,连接至第一开关,用于对模拟输入信号进行采样和逐次逼近处理得到第一信号;比较器,正输入端与所述DAC模块相连并接收所述第一信号,负输入端输入参考信号,所述比较器被配置成根据所述第一信号与所述参考信号的大小关系生成第二信号;第二开关SW2,连接于DAC模块和参考信号输入端之间;控制逻辑模块,与所述比较器的输出端相连,用于根据所述第二信号得控制所述DAC模块对所述模拟输入信号进行采样和逐次逼近处理以控制所述所述第一信号最终与参考信号的值相等,完成模拟输入信号的量化。2.根据权利要求1所述的10bits SARADC电路架构,DAC模块包括包括采样电容单元和量化器单元,其中,所述采样电容单元用于对模拟输入信号进行采样,所述量化器单元用于在所述控制逻辑模块的控制下控制采样电容单元的采样和电荷再分配。3.根据权利要求2所述的10bits SAR ADC电路架构,所述采样电容单元包括自左向右并联设置的五个电容组成的电容阵列,五个电容分别为8C0、4C0、2C0、C0、C0,C0为单位电容,其中:每个电容的一端连接至比较器的正输入端,每个电容的另一端能够分别通过五个开关与模拟信号输入端相连并对模拟输入信号进行采样;每个电容的另一端还能通过上述五个开关连接至参考信号输入端。4.根据权利要求3所述的10bits SAR ADC电路架构,在逐次逼近处理时...

【专利技术属性】
技术研发人员:李文昌祝少良
申请(专利权)人:中国科学院半导体研究所
类型:发明
国别省市:

网友询问留言 已有0条评论
  • 还没有人留言评论。发表了对其他浏览者有用的留言会获得科技券。

1