带时间窗的看门狗电路、芯片及电子装置制造方法及图纸

技术编号:37718163 阅读:10 留言:0更新日期:2023-06-02 00:15
本公开涉及电路技术领域,具体涉及一种带时间窗的看门狗电路、芯片及电子装置,所述电路包括:时间窗上限检测模块用于响应于喂狗信号的周期大于或等于时间窗上限,通过时间窗上限检测模块的第二端输出第一检测信号;时间窗下限检测模块用于响应于喂狗信号的周期小于或等于时间窗下限,通过时间窗下限检测模块的第二端输出第二检测信号;复位信号生成模块用于根据第一检测信号和第二检测信号生成逻辑值为0、且复位时长为目标时长的复位信号。在保证监控MCU的运行情况的前提下,可以根据实际需求,配置看门狗电路所产生的复位信号的复位时长和时间窗大小,进而提高了看门狗电路的应用灵活性,且使用范围较为广泛。且使用范围较为广泛。且使用范围较为广泛。

【技术实现步骤摘要】
带时间窗的看门狗电路、芯片及电子装置


[0001]本公开涉及电路
,具体涉及一种带时间窗的看门狗电路、芯片及电子装置。

技术介绍

[0002]在工业环境中应用的微控制单元(Microcontroller Unit,MCU)经常会受到来自于外界电磁场的干扰,从而导致MCU的程序跑飞,或者导致MCU出现运行逻辑错误等异常。如此,在工程上设计了专门的电路监控MCU的运行情况,在MCU出现程序跑飞或进入死循环的问题的情况下,该电路可以产生复位信号以触发MCU重启后正常工作,此类电路通常可以称为看门狗电路。
[0003]目前,往往是通过专门的看门狗集成电路,或增加一个监控MCU来实现监控MCU的运行情况的目的。然而,由于专门的看门狗集成电路或监控MCU是一个现成封装好的产品,因此这种方式的应用较为局限,无法满足用户的实时需求,从而如何在保证监控MCU的运行情况的前提下,提高看门狗电路的应用灵活性成为一个亟待解决的问题。

技术实现思路

[0004]为了解决相关技术中的问题,本公开实施例提供一种带时间窗的看门狗电路、芯片及电子装置。
[0005]第一方面,本公开实施例中提供了一种带时间窗的看门狗电路,包括:时间窗上限检测模块、时间窗下限检测模块、复位信号生成模块;
[0006]其中,所述时间窗上限检测模块的第一端与微控制单元MCU的输出端连接,所述时间窗上限检测模块的第二端与所述复位信号生成模块的第一端连接,所述时间窗上限检测模块用于通过所述时间窗上限检测模块的第一端接收喂狗信号,并响应于所述喂狗信号的周期大于或等于时间窗上限,通过所述时间窗上限检测模块的第二端输出第一检测信号,所述喂狗信号为所述MCU通过所述MCU的输出端输出的信号;
[0007]所述时间窗下限检测模块的第一端与所述MCU的输出端连接,所述时间窗下限检测模块的第二端与所述复位信号生成模块的第二端连接,所述时间窗下限检测模块用于通过所述时间窗下限检测模块的第一端接收所述喂狗信号,并响应于所述喂狗信号的周期小于或等于时间窗下限,通过所述时间窗下限检测模块的第二端输出第二检测信号;
[0008]所述复位信号生成模块的第三端与所述MCU的输入端连接,所述复位信号生成模块用于根据所述第一检测信号和所述第二检测信号生成逻辑值为0、且复位时长为目标时长的复位信号,并通过所述复位信号生成模块的第三端输出所述目标时长的所述复位信号,所述复位信号用于触发所述MCU复位。
[0009]本公开实施例一实施方式中,所述看门狗电路还包括第一电容;
[0010]其中,所述第一电容的第一端连接所述MCU的输出端,所述第一电容的第二端连接所述时间窗上限检测模块的第一端和所述时间窗下限检测模块的第一端,所述第一电容用
于过滤所述喂狗信号,以生成第一脉冲信号,并通过所述第一电容的第二端输出所述第一脉冲信号。
[0011]本公开实施例一实施方式中,所述时间窗上限检测模块包括:第一晶体管、第二晶体管、第二电容和第一比较模块;
[0012]其中,所述第一晶体管的基极经第一电阻连接于所述第一电容的第二端,且所述第一晶体管的基极经第二电阻连接于接地端、并连接于所述第一晶体管的发射极;
[0013]所述第二晶体管的阳极经第三电阻连接于所述第一晶体管的集电极,所述第二晶体管的阴极连接于供电电源、且经第四电阻连接于所述第二晶体管的阳极;
[0014]所述第二电容的第一端连接于所述第二晶体管的阳极,所述第二电容的第二端连接于接地端;
[0015]所述第一比较模块的第一输入端连接于所述第二电容的第一端,所述第一比较模块的第二输入端连接于第一分压电路,所述第一比较模块的输出端连接于所述复位信号生成模块的第一端;
[0016]其中,所述第一晶体管为NPN型晶体三极管,所述第二晶体管为二极管。
[0017]本公开实施例一实施方式中,所述第一分压电路包括:第五电阻和第六电阻;
[0018]其中,所述第五电阻的一端连接于所述第一比较模块的第二输入端,所述第五电阻的另一端连接于供电电源;
[0019]所述第六电阻的一端连接于所述第一比较模块的第二输入端,所述第六电阻的另一端连接于接地端。
[0020]本公开实施例一实施方式中,所述时间窗下限检测模块包括:
[0021]第三电容、第三晶体管、第四晶体管、第四电容、第二比较模块和锁存器;
[0022]其中,所述第三电容的第一端连接于接地端,并经过第七电阻连接于所述第三电容的第二端,所述第三电容的第二端经第八电阻连接于第一电容的第二端;
[0023]所述第三晶体管的基极连接于所述第三电容的第二端,所述第三晶体管的发射极连接于所述第三电容的第一端;
[0024]所述第四晶体管的阳极经第九电阻连接于所述第三晶体管的集电极,所述第四晶体管的阴极连接于供电电源、并经第十电阻连接于所述第四晶体管的阳极;
[0025]第四电容的第一端连接于第一晶体管的阳极,第四电容的第二端连接于接地端;
[0026]所述第二比较模块的第一输入端连接于所述第四电容的第一端,所述第二比较模块的第二输入端连接于第二分压电路;
[0027]所述锁存器的数据锁存输入端连接于所述第二比较模块的输出端,所述锁存器的时钟输入端经所述第八电阻连接于所述第三晶体管的基极,所述锁存器的数据输出端连接于所述复位信号生成模块的第二端;
[0028]其中,所述第三晶体管为NPN型晶体三极管,所述第四晶体管为二极管。
[0029]本公开实施例一实施方式中,所述第二分压电路包括第十一电阻和第十二电阻;
[0030]其中,所述第十一电阻的一端连接于所述第二比较模块的第二输入端,所述第十一电阻的另一端连接于供电电源;
[0031]所述第十二电阻的一端连接于所述第二比较模块的第二输入端,所述第十二电阻的另一端连接于接地端。
[0032]本公开实施例一实施方式中,所述复位信号生成模块包括:
[0033]或门、第五晶体管、第五电容、稳压二极管、第六晶体管和第七晶体管;
[0034]所述或门的第一端连接于所述时间窗上限检测模块的第二端,所述或门的第二端连接于所述时间窗下限检测模块的第二端;
[0035]所述第五晶体管的阴极连接于所述或门的第三端,且经第十三电阻连接于所述第五晶体管的阳极;
[0036]所述第五电容的第一端连接于所述第五晶体管的阳极,所述第五电容的第二端连接于接地端;
[0037]所述稳压二极管的阴极连接于所述第五电容的第一端;
[0038]所述第六晶体管的基极连接于所述稳压二极管的阳极,所述第六晶体管的发射极连接于所述第五电容的第二端,所述第六晶体管的集电极经第十四电阻连接于所述第五晶体管的阴极;
[0039]所述第七晶体管的基极连接于所述第六晶体管的集电极、且经第十五电阻连接于所述第七晶体管的发射极,所述第七晶体管的发射极连接于接地端,所述第七晶体管的集电极连本文档来自技高网
...

【技术保护点】

【技术特征摘要】
1.一种带时间窗的看门狗电路,其特征在于,所述看门狗电路包括:时间窗上限检测模块、时间窗下限检测模块、复位信号生成模块;其中,所述时间窗上限检测模块的第一端与微控制单元MCU的输出端连接,所述时间窗上限检测模块的第二端与所述复位信号生成模块的第一端连接,所述时间窗上限检测模块用于通过所述时间窗上限检测模块的第一端接收喂狗信号,并响应于所述喂狗信号的周期大于或等于时间窗上限,通过所述时间窗上限检测模块的第二端输出第一检测信号,所述喂狗信号为所述MCU通过所述MCU的输出端输出的信号;所述时间窗下限检测模块的第一端与所述MCU的输出端连接,所述时间窗下限检测模块的第二端与所述复位信号生成模块的第二端连接,所述时间窗下限检测模块用于通过所述时间窗下限检测模块的第一端接收所述喂狗信号,并响应于所述喂狗信号的周期小于或等于时间窗下限,通过所述时间窗下限检测模块的第二端输出第二检测信号;所述复位信号生成模块的第三端与所述MCU的输入端连接,所述复位信号生成模块用于根据所述第一检测信号和所述第二检测信号生成逻辑值为0、且复位时长为目标时长的复位信号,并通过所述复位信号生成模块的第三端输出所述目标时长的所述复位信号,所述复位信号用于触发所述MCU复位。2.根据权利要求1所述的电路,其特征在于,所述看门狗电路还包括第一电容;其中,所述第一电容的第一端连接所述MCU的输出端,所述第一电容的第二端连接所述时间窗上限检测模块的第一端和所述时间窗下限检测模块的第一端,所述第一电容用于过滤所述喂狗信号,以生成第一脉冲信号,并通过所述第一电容的第二端输出所述第一脉冲信号。3.根据权利要求2所述的电路,其特征在于,所述时间窗上限检测模块包括:第一晶体管、第二晶体管、第二电容和第一比较模块;其中,所述第一晶体管的基极经第一电阻连接于所述第一电容的第二端,且所述第一晶体管的基极经第二电阻连接于接地端、并连接于所述第一晶体管的发射极;所述第二晶体管的阳极经第三电阻连接于所述第一晶体管的集电极,所述第二晶体管的阴极连接于供电电源、且经第四电阻连接于所述第二晶体管的阳极;所述第二电容的第一端连接于所述第二晶体管的阳极,所述第二电容的第二端连接于接地端;所述第一比较模块的第一输入端连接于所述第二电容的第一端,所述第一比较模块的第二输入端连接于第一分压电路,所述第一比较模块的输出端连接于所述复位信号生成模块的第一端;其中,所述第一晶体管为NPN型晶体三极管,所述第二晶体管为二极管。4.根据权利要求3所述的电路,其特征在于,所述第一分压电路包括:第五电阻和第六电阻;其中,所述第五电阻的一端连接于所述第一比较模块的第二输入端,所述第五电阻的另一端连接于供电电源;所述第六电阻的一端连接于所述第一比较模块的第二输入端,所述第六电阻的另一端连接于接地端。5.根据权利要求2或3所述的电路,其特征在于,所述时间窗下限检测模块包括:
第三电容、第三晶体管、第四晶体管、第四电容、第二比较模块和锁存器;其中,所述第三电容的第一端连接于接地端,并经过第七电阻连接于所述第三电容的第二端,所述第三电容的第二端经第八电阻连接于第一电容的第二端;所述第三晶体管的基极连接于所述第三电容的第二端,所述第三晶体管的发射极连接于所述第三电容的第一端;所述第四晶体管的阳极经第九电阻连接于所述第三晶体管的集电极,所述第四晶体管的阴极连接于供电电源、并经第十电阻连接于所述第四晶体管的阳...

【专利技术属性】
技术研发人员:杨涛牛彬杨立新沈冲飞冯曦李德建程斌
申请(专利权)人:国网江苏省电力有限公司国家电网有限公司
类型:发明
国别省市:

网友询问留言 已有0条评论
  • 还没有人留言评论。发表了对其他浏览者有用的留言会获得科技券。

1