成像元件、摄像装置、成像元件的工作方法及存储介质制造方法及图纸

技术编号:37606493 阅读:23 留言:0更新日期:2023-05-18 11:58
在成像元件中具有存储器和处理器。存储器存储通过以第1帧速率拍摄而得到的图像数据。处理器以第2帧速率输出图像数据。并且,处理器通过使用图像数据,导出表示由图像数据表示的图像中包含的抖动程度的抖动程度信息,以第2帧速率以上的速率输出所导出的抖动程度信息。第1帧速率是第2帧速率以上的帧速率。第1帧速率是第2帧速率以上的帧速率。第1帧速率是第2帧速率以上的帧速率。

【技术实现步骤摘要】
成像元件、摄像装置、成像元件的工作方法及存储介质
[0001]本申请是申请日为2020年4月17日、申请号为202080031008.8、专利技术名称为“成像元件、摄像装置、成像元件的工作方法及程序”的中国专利申请的分案申请。


[0002]本专利技术的技术涉及一种成像元件、摄像装置、成像元件的工作方法及程序。

技术介绍

[0003]日本特开2017

188760号公报中公开了一种层叠有存储器基板和信号处理基板而成的层叠型成像元件。存储器基板具有临时存储像素基板所输出的像素信号的DRAM(Dynamic Random Access Memory:动态随机存取存储器)等存储器。信号处理基板执行相对于存储于存储器基板中的像素信号的各种信号处理。在日本特开2017

188760号公报中记载的层叠型成像元件中,在由信号处理基板中包含的分析部在像素信号中检测到运动物体的情况下,由信号处理基板中包含的信号处理部执行信号处理。
[0004]日本特开2015

222925号公报中公开了一本文档来自技高网...

【技术保护点】

【技术特征摘要】
1.一种成像元件,其具有:处理器;及存储器,所述存储器存储通过以第1帧速率拍摄而得到的图像数据,所述处理器对所述图像数据进行处理,并以第2帧速率输出进行了所述处理的所述图像数据,所述处理器通过使用所述图像数据,导出表示由所述图像数据表示的图像中包含的抖动程度的抖动程度信息,以所述第2帧速率以上的帧速率输出所导出的所述抖动程度信息,所述第1帧速率是所述第2帧速率以上的帧速率。2.根据权利要求1所述的成像元件,其中,在所述处理器中使用的所述图像数据的分辨率比由所述处理器输出的所述图像数据的分辨率高。3.根据权利要求1所述的成像元件,其中,在所述处理器中使用的所述图像数据的分辨率是最大分辨率。4.根据权利要求1至3中任一项所述的成像元件,其中,在所述处理器中使用的所述图像数据是表示局部图像的局部图像数据。5.根据权利要求4所述的成像元件,其包含感光像素组,所述局部图像数据是从所述感光像素组中的成为对焦状态的区域得到的图像数据。6.根据权利要求5所述的成像元件,其中,成为所述对焦状态的区域是在持续保持所述对焦状态的动作模式下持续保持所述对焦状态的区域。7.根据权利要求5或6所述的成像元件,其中,所述感光像素组具有多个相位差像素,根据所述多个相位差像素中的至少一部分相位差像素的像素数据,由所述处理器从所述感光像素组中确定成为所述对焦状态的区域。8.根据权利要求1至3、5、6中任一项所述的成像元件,其中,所述图像数据是通过以所述第1帧速率拍摄而得到的时序数据。9.根据权利要求8所述的成像元件,其中,由所述处理器输出与所述时序数据中的一部分帧有关的第1帧数据,与剩余帧有关的第2帧数据用于由所述处理器导出所述抖动程度信息。10.根据权利要求9所述的成像元件,其中,所述第2帧数据是表示多个帧的帧数据,所述处理器根据所述第2帧数据,按周期性地确定的每一帧导出所述抖动程度信息。11.根据权利要求10所述的成像元件,其中,所述周期性地确定的帧是以时间间隔确定的帧,所述时间间隔比以所述第1帧速率规定的周期长且为以所述第2帧速率规定的周期以下。12.根据权利要求1至3、5、7、9至11中任一项所述的成像元件,其中,至少将光电转换元件和所述存储器单芯片化。
13.一种摄像装置,其包含:权利要求1至12中任一项所述的成像元件;振动传感器,检测所施加的振动;及校正装置,根据从所述振动传感器输出的振动数据和从所述处理器输出的所述抖动程度信息来校正所述抖动。14.根据权利要求13所述的摄像装置,其中,所述处理器根据由所述校正装置校正了所述抖动的所述图像数据,导出所述抖动程度信息,所述摄像装置还包含后级电路,该后级电路接收从所述处理器输出的所述抖...

【专利技术属性】
技术研发人员:菅原一文小林诚河合智行樱武仁史长谷川亮
申请(专利权)人:富士胶片株式会社
类型:发明
国别省市:

网友询问留言 已有0条评论
  • 还没有人留言评论。发表了对其他浏览者有用的留言会获得科技券。

1