前端采样电路与信号采样方法技术

技术编号:37575281 阅读:22 留言:0更新日期:2023-05-15 07:52
本申请公开了前端采样电路与信号采样方法,前端采样电路包含全局开关、本地开关以及辅助开关。全局开关用以根据一第一控制信号选择性地导通,以传输一输入信号。本地开关用以根据一第二控制信号选择性地导通,以自该全局开关传输该输入信号至一节点,其中一储存电路耦接至该节点以储存该输入信号。辅助开关用以根据一第三控制信号选择性地导通,以传输该输入信号至该节点,其中该辅助开关的关断时间点设定为早于或相同于该全局开关的关断时间点。设定为早于或相同于该全局开关的关断时间点。设定为早于或相同于该全局开关的关断时间点。

【技术实现步骤摘要】
前端采样电路与信号采样方法


[0001]本申请是关于应用于模拟数字转换器的前端采样电路,尤其是设置额外路径来提升追踪输入信号的速度的前端采样电路与信号采样方法。

技术介绍

[0002]模拟数字转换器常见于各种电子装置中,以转换模拟信号为对应数字信号以进行后续的信号处理。随着操作速度越来越快,模拟数字转换器转换信号的可操作期间越来越短。例如,采样电路必须在有限的采样期间内采样输入信号。当输入信号的频率很高时,输入信号会在很短的时间内产生一定量的电压差。在此情形下,现有技术中的采样电路需要较长的处理时间才能获取对应的信号值。若采样电路无法在有限的采样期间内追踪到输入信号,所采样到的信号值可能会失真而不足以还原出输入信号,导致模拟数字转换器的分辨率下降。

技术实现思路

[0003]于一些实施例中,本申请的目的之一为(但不限于)提供一种可应用于时间交错式模拟数字转换器的前端采样电路与信号转换方法。
[0004]于一些实施例中,前端采样电路包含全局开关、本地开关以及辅助开关。全局开关用以根据一第一控制信号选择性地导通,以传输一输入信号。本地开关,用以根据一第二控制信号选择性地导通,以自该全局开关传输该输入信号至一节点,其中一储存电路耦接至该节点以储存该输入信号。辅助开关用以根据一第三控制信号选择性地导通,以传输该输入信号至该节点,其中该辅助开关的关断时间点设定为早于或相同于该全局开关的关断时间点。
[0005]于一些实施例中,信号采样方法包含下列操作:根据一第一控制信号选择性地导通一全局开关,以传输一输入信号;根据一第二控制信号选择性地导通一本地开关,以自该全局开关传输该输入信号至一节点,其中一储存电路耦接至该节点以储存该输入信号;以及根据一第三控制信号选择性地导通一辅助开关,以传输该输入信号至该节点,其中该辅助开关的关断时间点设定为早于或相同于该全局开关的关断时间点。
[0006]有关本申请的特征、实现与功效,兹配合附图作较佳实施例详细说明如下。
附图说明
[0007]图1为根据本申请一些实施例绘制的一种前端采样电路的示意图;图2为根据本申请一些实施例绘制的一种前端采样电路的示意图;图3A为根据本申请一些实施例绘制图1或图2中的多个控制信号的时序示意图;图3B为根据本申请一些实施例绘制图1或图2中的多个控制信号的时序示意图;图4为根据本申请一些实施例绘制图1或图2中的多个控制信号的时序示意图;图5为根据本申请一些实施例绘制图2中的多个控制信号的时序示意图;以及
图6为根据本申请一些实施例中绘制一种信号采样方法的流程图。符号说明:100,200:前端采样电路110[0]~110[n]:储存电路210:缓冲器电路600:信号采样方法C
G
:电容E1~E3:下降边缘N0~Nn:节点P[0]~P[n],S[0]~S[n],S0:控制信号S1:采样信号S610,S620,S630:操作SW
A0
~SW
An
:辅助开关SW
G
:全局开关SW
L0
~SW
Ln
:本地开关VIN:输入信号t01~t06,t11~t16,t21~t26:时间点
具体实施方式
[0008]本文所使用的所有词汇具有其通常的含义。上述的词汇在普遍常用的字典中的定义,在本申请的内容中包含任一于此讨论的词汇的使用例子仅为示例,不应限制到本申请的范围与含义。同样地,本申请亦不仅以于此说明书所示出的各种实施例为限。
[0009]关于本文中所使用的“耦接”或“连接”,均可指二或多个组件相互直接作实体或电性接触,或是相互间接作实体或电性接触,亦可指二或多个组件相互操作或动作。如本文所用,用语『电路系统(circuitry)』可为由至少一电路(circuit)所形成的单一系统,且用语“电路”可为由至少一个晶体管与/或至少一个主被动组件按一定方式连接以处理信号的装置。
[0010]关于本文中所使用的“约”、“接近”或“相同”一般通常指实际数值的误差或范围约百分之二十以内,较好地是约百分之十以内,而更佳地则是约百分之五以内。文中若无明确说明,其所提及的数值皆视作为近似值,即如“约”、“接近”或“相同”所表示的误差或范围。
[0011]如本文所用,用语“与/或”包含了列出的关联项目中的一个或多个的任何组合。在本文中,使用第一、第二与第三等等的词汇,是用于描述并辨别各个组件。因此,在本文中的第一组件也可被称为第二组件,而不脱离本申请的本意。
[0012]图1为根据本申请一些实施例绘制的一种前端采样电路100的示意图。于一些实施例中,前端采样电路100可应用于(但不限于)时间交错式模拟数字转换器,以配置时间交错式模拟数字转换器中的多个信道交替地对输入信号VIN采样。
[0013]前端采样电路100包含全局(global)开关SW
G
、多个本地(local)开关SW
L0
~SW
Ln
、多个辅助开关SW
A0
~SW
An
以及多个储存电路110[0]~110[n](图中有若干省略)。于一些实施例中,多个储存电路110[0]~110[n]可为时间交错式模拟转换器中的多个通道内的多个采
样保持电路,其中n可为大于或等于1的正整数。例如,多个储存电路110[0]~110[n]每一者可由(但不限于)一电容阵列电路或一电容式数字模拟转换器电路实施。全局开关SW
G
用以根据控制信号S0选择性地导通,以传输输入信号VIN。多个本地开关SW
L0
~SW
Ln
每一者用以根据多个控制信号S[0]~S[n]中之一对应者导通,以自全局开关SW
G
传输输入信号VIN至多个节点N0~Nn(图中有若干省略)中的一对应者。多个储存电路110[0]~110[n]耦接至多个节点N0~Nn,以储存输入信号VIN以供后续信号转换。详细而言,以本地开关SW
L0
与储存电路110[0]为例,全局开关SW
G
的第一端接收输入信号VIN,全局开关SW
G
的第二端经由本地开关SW
L0
耦接至节点N0,且全局开关SW
G
的控制端接收控制信号S0。本地开关SW
L0
根据控制信号S[0]导通,以自全局开关SW
G
传输输入信号VIN至节点N0。换言之,当全局开关SW
G
以及本地开关SW
L0
皆导通时,输入信号VIN可传输至节点N0,以使储存电路110[0]储存输入信号VIN。依此类推,可理解剩余的多个本地开关SW
L1
~SW
Ln
、多个控制信号S[1]~S[n]、多个储存电路110[1]~110[n]以及多个节点N1~Nn之间的对应关系。藉由设置全局开关SW
G
,可以在未对输入信号本文档来自技高网
...

【技术保护点】

【技术特征摘要】
1.一种前端采样电路,其特征在于,包含:一全局开关,用以根据一第一控制信号选择性地导通,以传输一输入信号;一本地开关,用以根据一第二控制信号选择性地导通,以自该全局开关传输该输入信号至一节点,其中一储存电路耦接至该节点以储存该输入信号;以及一辅助开关,用以根据一第三控制信号选择性地导通,以传输该输入信号至该节点,其中该辅助开关的关断时间点设定为早于或相同于该全局开关的关断时间点。2.如权利要求1的前端采样电路,其特征在于,该全局开关的一第一端与该辅助开关的一第一端接收该输入信号,且该全局开关的一第二端经由该本地开关耦接至该节点。3.如权利要求1的前端采样电路,其特征在于,该本地开关的导通时间点早于该全局开关的导通时间,且该本地开关的关断时间点晚于该全局开关的关断时间点。4.如请求项3的前端采样电路,其特征在于,该辅助开关的导通时间点早于或相同于该本地开关的导通时间点。5.如权利要求1的前端采样电路,其特征在于,该本地开关的导通时间点晚于该全局开关的导通时间点,且该本地开关的关断时间点晚于该全局开关的关断时间点。6.如权利要求5的前端采样电路,其特征在于,该辅助开...

【专利技术属性】
技术研发人员:黄诗雄吴彦霆洪玮谦
申请(专利权)人:瑞昱半导体股份有限公司
类型:发明
国别省市:

网友询问留言 已有0条评论
  • 还没有人留言评论。发表了对其他浏览者有用的留言会获得科技券。

1