反串行器以及反串行器模块制造技术

技术编号:3748818 阅读:207 留言:0更新日期:2012-04-11 18:40
一种反串行器以及反串行器模块,其中反串行器用于将串行数据转换为至少一组并行数据,包含:包含多个串联连接的触发器第一触发器组,该第一触发器组由第一时钟信号控制;包含多个触发器的第二触发器组,该第二触发器组由第二时钟信号所控制,该第二触发器组的多个触发器分别连接到该第一触发器组的多个触发器的输出节点;以及第一可编程分频器,耦接到该第二触发器组的多个触发器的每一者,用于接收第一控制信号,根据由该第一控制信号设定的第一分频因子而实施分频以产生该第二时钟信号。本发明专利技术提供的反串行器以及反串行器模块,可将不同数据速率的串行数据转换为具有相同数据速率的并行数据,并具有制造成本较低的效果。

【技术实现步骤摘要】

本专利技术有关于反串行器(deserializer),更具体地,有关于反串行器以及反串行 器模块。
技术介绍
传统的1到N反串行器设计在接收机内部,用于将高速串行数据转换为具有N个 信道的低速并行数据,而且传统的1到N反串行器的因子“N”通常是固定的。换言之,当1 到N反串行器设计以及生产时,在串行数据的数据速率以及并行数据的数据速率之间的比 值是不可改变的。例如当具有5Gb/s数据速率的串行数据输入1到10反串行器时,反串行 器仅可以输出10个具有500Mb/s数据速率的并行数据。因此,当接收机需要将具有不同的 数据速率的串行数据转换为具有相同数据速率的并行数据时,例如,将具有5Gb/s数据速 率以及2. 5Gb/s数据速率的串行数据转换为具有500Mb/s数据速率的并行数据时,接收机 可能包含较多个反串行器以实施转换运作。因此生产成本就会增加。
技术实现思路
鉴于现有技术的缺失,本专利技术目的之一为提供一种反串行器以及反串行器模块。本专利技术提供一种反串行器,用于将串行数据转换为至少一组并行数据,该反串行 器包含第一触发器组,包含多个串联连接的触发器,其中,该第一触发器组由第一时钟本文档来自技高网...

【技术保护点】
一种反串行器,用于将串行数据转换为至少一组并行数据,该反串行器包含:第一触发器组,包含多个串联连接的触发器,其中,该第一触发器组由第一时钟信号所控制;第二触发器组,包含多个触发器,其中,该第二触发器组由第二时钟信号所控制,以及该第二触发器组的多个触发器分别连接到该第一触发器组的多个触发器的输出节点;以及第一可编程分频器,耦接到该第二触发器组的多个触发器的每一者,用于接收第一控制信号,以及根据由该第一控制信号设定的第一分频因子实施分频运作,以产生该第二时钟信号。

【技术特征摘要】
...

【专利技术属性】
技术研发人员:骆彦彬
申请(专利权)人:联发科技股份有限公司
类型:发明
国别省市:71[中国|台湾]

网友询问留言 已有0条评论
  • 还没有人留言评论。发表了对其他浏览者有用的留言会获得科技券。

1