印刷电路板、覆晶薄膜内充电时间的补偿方法技术

技术编号:37446135 阅读:19 留言:0更新日期:2023-05-06 09:18
本申请实施例公开了一种印刷电路板、一种覆晶薄膜内充电时间的补偿方法,该印刷电路板包括衬底、覆晶薄膜、测试端,覆晶薄膜沿衬底的长边方向设置有960个接口,任一覆晶薄膜对应设置有至少四个测试端,至少四个测试端包括第一补偿测试端、第二补偿测试端、与覆晶薄膜上的第1个接口连接的第一测试端、与覆晶薄膜上的第960个接口连接的第二测试端,第一补偿测试端与第2个接口至第480个接口中的任一者连接,第二补偿测试端与第481个接口至第959个接口中的任一者连接;通过使任一覆晶薄膜对应连接有四个测试端子,能够实现对单个覆晶薄膜内多条扇出走线的充电时间进行测量及补偿。多条扇出走线的充电时间进行测量及补偿。多条扇出走线的充电时间进行测量及补偿。

【技术实现步骤摘要】
印刷电路板、覆晶薄膜内充电时间的补偿方法


[0001]本申请涉及显示
,具体涉及一种印刷电路板、一种覆晶薄膜内充电时间的补偿方法。

技术介绍

[0002]在大尺寸(≥75寸)面板高刷新率(≥120Hz)产品上,单色画面下,因受到扇出走线阻抗引起的充电延迟的影响,在单个覆晶薄膜内的不同扇出走线之间存在充电时间不同的现象,导致单个覆晶薄膜存在间亮带或者暗带,影响品味;
[0003]请参阅图1,当前印刷电路板对应一个覆晶薄膜20仅设置有两个测试端子,因此,当前印刷电路板在测量走线充电时间时,仅能对不同覆晶薄膜之间的充电时间差异进行补偿,而不能针对单一覆晶薄膜内各扇出走线的充电时间差异进行补偿,导致即当前印刷电路板设计暂无简单高效的方法测试单个覆晶薄膜内的充电时间,因此,现有印刷电路板存在单个覆晶薄膜内存在亮带或暗带的技术问题。

技术实现思路

[0004]本申请实施例提供一种印刷电路板、一种覆晶薄膜内充电时间的补偿方法,可以缓解现有印刷电路板存在单个覆晶薄膜内存在亮带或暗带的技术问题。
[0005]本申请实施例提供一种印刷电路板,包括:
[0006]衬底;
[0007]至少两个覆晶薄膜,所述覆晶薄膜设置于所述衬底上,所述覆晶薄膜上沿所述衬底的长边方向设置有960个接口;
[0008]测试端,任一所述覆晶薄膜对应设置有至少四个测试端,所述测试端与所述接口通过连接走线一一对应连接,所述至少四个测试端包括与所述覆晶薄膜上的第1个所述接口连接的第一测试端、与所述覆晶薄膜上的第960个所述接口连接的第二测试端;
[0009]其中,所述至少四个测试端还至少包括第一补偿测试端、第二补偿测试端,所述第一补偿测试端与第2个接口至第480个所述接口中的任一者连接,所述第二补偿测试端与第481个所述接口至第959个所述接口中的任一者连接。
[0010]可选的,在本申请的一些实施例中,所述第一补偿测试端对应的接口与所述第一测试端对应的接口之间的接口数量,等于所述第二补偿测试端对应的接口与所述第二补偿测试端对应接口之间的接口数量。
[0011]可选的,在本申请的一些实施例中,相邻所述接口呈等间距设置,所述第一补偿测试端与所述第一测试端之间的距离,等于所述第二补偿测试端与所述第二测试端之间的距离。
[0012]可选的,在本申请的一些实施例中,所述第一补偿测试端与第480个所述接口对应连接,所述第二补偿测试端与第481个所述接口对应连接。
[0013]可选的,在本申请的一些实施例中,所述第一补偿测试端对应的所述接口与第一
扇出走线连接,所述第二补偿测试端对应的所述接口与第二扇出走线连接,所述第一测试端对应的所述接口与第三扇出走线连接,所述第二测试端对应的所述接口与第四扇出走线连接,所述第三扇出走线的长度大于所述第一扇出走线的长度,所述第四扇出走线的长度大于所述第二扇出走线的长度。
[0014]可选的,在本申请的一些实施例中,所述第一扇出走线的长度等于所述第二扇出走线的长度。
[0015]可选的,在本申请的一些实施例中,所述第三扇出走线的长度等于所述第四扇出走线的长度。
[0016]可选的,在本申请的一些实施例中,所述第一补偿测试端、所述第二补偿测试端、所述第一测试端、所述第二测试端的形状及尺寸相同。
[0017]可选的,在本申请的一些实施例中,所述第一补偿测试端、所述第二补偿测试端、所述第一测试端、所述第二测试端沿所述衬底的长边方向并排设置,所述第一补偿测试端、所述第二补偿测试端、所述第一测试端、所述第二测试端设置于所述衬底靠近所述覆晶薄膜的一端。
[0018]本申请实施例提供一种覆晶薄膜内充电时间的补偿方法,采用上述任一实施例所述的印刷电路板,包括:
[0019]提供一所述印刷电路板;
[0020]对任一覆晶薄膜的第一测试端、第一补偿测试端的充电时间进行测量,并估算出第一测试端所对应的接口与所述第一补偿测试端对应的接口之间各接口的充电时间,对所述第一测试端对应的第三扇出走线、所述第一补偿测试端对应的第一扇出走线的充电时间进行补偿,且对所述第一测试端与所述第一补偿测试端之间的各走线逐一进行补偿;
[0021]对同一所述覆晶薄膜的第二测试端、第二补偿测试端的充电时间进行测量,并估算出第二测试端所对应的接口与所述第二补偿测试端对应的接口之间各接口的充电时间,对所述第二测试端对应的第四扇出走线、所述第二补偿测试端对应的第二扇出走线的充电时间进行补偿、所述第二测试端与所述第二补偿测试端之间的各扇出走线逐一进行补偿。
[0022]有益效果:使任一覆晶薄膜对应连接有四个测试端子,其中,所述第一补偿测试端与第2个接口至第480个所述接口中的任一者连接,所述第二补偿测试端与第481个所述接口至第959个所述接口中的任一者连接;通过对第一测试端子、第一补偿测试端子的充电时间进行测量,能够对所述第一测试端子与所述第一补偿测试端子之间走线的充电时间进行补偿,同理,通过对第二测试端子、第二补偿测试端子的充电时间进行测量,能够对所述第二测试端子与所述第二补偿测试端子之间走线的充电时间进行补偿,从而能够实现对单个覆晶薄膜内的充电时间进行测量及补偿,缓解了现有印刷电路板存在单个覆晶薄膜内存在亮带或暗带的技术问题。
附图说明
[0023]为了更清楚地说明本申请实施例中的技术方案,下面将对实施例描述中所需要使用的附图作简单地介绍,显而易见地,下面描述中的附图仅仅是本申请的一些实施例,对于本领域技术人员来讲,在不付出创造性劳动的前提下,还可以根据这些附图获得其他的附图。
[0024]图1是现有技术提供的印刷电路板的截面示意图;
[0025]图2是本申请提供的印刷电路板的截面示意图;
[0026]图3是本申请提供的印刷电路板中特定区域2的放大示意图;
[0027]图4是本申请提供的覆晶薄膜内充电时间的补偿方法的流程示意图。
[0028]附图标记说明:
[0029]具体实施方式
[0030]下面将结合本申请实施例中的附图,对本申请实施例中的技术方案进行清楚、完整地描述,显然,所描述的实施例仅仅是本申请一部分实施例,而不是全部的实施例。基于本申请中的实施例,本领域技术人员在没有作出创造性劳动前提下所获得的所有其他实施例,都属于本申请保护的范围。此外,应当理解的是,此处所描述的具体实施方式仅用于说明和解释本申请,并不用于限制本申请。在本申请中,在未作相反说明的情况下,使用的方位词如“上”和“下”通常是指装置实际使用或工作状态下的上和下,具体为附图中的图面方向;而“内”和“外”则是针对装置的轮廓而言的。
[0031]请参阅图2、图3,本申请提供的所述印刷电路板1包括衬底10、覆晶薄膜20、测试端,所述覆晶薄膜20设置于所述衬底10上,所述覆晶薄膜20上沿所述衬底10的长边方向设置有960个接口30,任一所述覆晶薄膜20对应设置有至少四个测试端,所述测试端与所述接口30通过连本文档来自技高网
...

【技术保护点】

【技术特征摘要】
1.一种印刷电路板,其特征在于,包括:衬底;至少两个覆晶薄膜,所述覆晶薄膜设置于所述衬底上,所述覆晶薄膜上沿所述衬底的长边方向设置有960个接口;测试端,任一所述覆晶薄膜对应设置有至少四个测试端,所述测试端与所述接口通过连接走线一一对应连接,所述至少四个测试端包括与所述覆晶薄膜上的第1个所述接口连接的第一测试端、与所述覆晶薄膜上的第960个所述接口连接的第二测试端;其中,所述至少四个测试端还至少包括第一补偿测试端、第二补偿测试端,所述第一补偿测试端与第2个接口至第480个所述接口中的任一者连接,所述第二补偿测试端与第481个所述接口至第959个所述接口中的任一者连接。2.如权利要求1所述的印刷电路板,其特征在于,所述第一补偿测试端对应的接口与所述第一测试端对应的接口之间的接口数量,等于所述第二补偿测试端对应的接口与所述第二补偿测试端对应接口之间的接口数量。3.如权利要求2所述的印刷电路板,其特征在于,相邻所述接口呈等间距设置,所述第一补偿测试端与所述第一测试端之间的距离,等于所述第二补偿测试端与所述第二测试端之间的距离。4.如权利要求1所述的印刷电路板,其特征在于,所述第一补偿测试端与第480个所述接口对应连接,所述第二补偿测试端与第481个所述接口对应连接。5.如权利要求1所述的印刷电路板,其特征在于,所述第一补偿测试端对应的所述接口与第一扇出走线连接,所述第二补偿测试端对应的所述接口与第二扇出走线连接,所述第一测试端对应的所述接口与第三扇出走线连接,所述第二测试端对应的所述接口与第四扇出走线连接,所述第三扇出走线的长度大于所述第一扇出走线的长度,...

【专利技术属性】
技术研发人员:刘木斯
申请(专利权)人:深圳市华星光电半导体显示技术有限公司
类型:发明
国别省市:

网友询问留言 已有0条评论
  • 还没有人留言评论。发表了对其他浏览者有用的留言会获得科技券。

1