【技术实现步骤摘要】
显示基板、显示面板和显示装置
[0001]本公开属于显示
,具体涉及一种显示基板、显示面板和显示装置。
技术介绍
[0002]本部分旨在为权利要求书中陈述的实施方式提供背景或上下文。此处的描述不因为包括在本部分中就承认是现有技术。
[0003]为实现窄边框设计,在显示基板的左右两侧边框分别设置栅极驱动电路。左侧栅极驱动电路通过栅线驱动一部分像素电路,右侧栅极驱动电路通过栅线驱动另外一部分像素电路。
[0004]由于栅线上存在电阻和分布式电容,导致左侧栅极驱动电路所连接的栅线上靠左和靠右位置处的像素电路接收到的栅电压波形差异较大,右侧栅极驱动电路所连接的栅线上靠左和靠右位置处的像素电路接收到的栅电压波形差异较大。导致显示基板显示效果不均匀。
[0005]当显示基板尺寸较大时,这种显示效果的不均匀会更加明显。
技术实现思路
[0006]本公开提供一种显示基板、显示面板和显示装置。
[0007]本公开采用以下技术方案:一种显示基板,包括:
[0008]多排像素电路,每一排像素电路均沿第一方向排列,不同的两排像素电路沿与所述第一方向相交的第二方向排列;
[0009]第一栅极驱动电路和第二栅极驱动电路,分别设置在所述多排像素电路沿所述第一方向上的两侧;
[0010]选通控制电路和多条栅线,每一条栅线的两端分别通过所述选通控制电路连接所述第一栅极驱动电路和所述第二栅极驱动电路,所述选通控制电路用于使所述第一栅极驱动电路和所述第二栅极驱动电路交替地驱动同 ...
【技术保护点】
【技术特征摘要】
1.一种显示基板,其特征在于,包括:多排像素电路,每一排像素电路均沿第一方向排列,不同的两排像素电路沿与所述第一方向相交的第二方向排列;第一栅极驱动电路和第二栅极驱动电路,分别设置在所述多排像素电路沿所述第一方向上的两侧;选通控制电路和多条栅线,每一条栅线的两端分别通过所述选通控制电路连接所述第一栅极驱动电路和所述第二栅极驱动电路,所述选通控制电路用于使所述第一栅极驱动电路和所述第二栅极驱动电路交替地驱动同一条栅线。2.根据权利要求1所述的显示基板,其特征在于,所述第一栅极驱动电路包括多个第一移位寄存器单元,所述第二栅极驱动电路包括多个第二移位寄存器单元,所述多条栅线划分为多条第一栅线和多条第二栅线,所述多条第一栅线分别连接一排像素电路中的部分像素电路,所述多条第二栅线分别连接一排像素电路中的其余像素电路;所述多个第一移位寄存器单元受所述选通控制电路控制而在第一状态与第二状态间切换,所述第一状态包括第一至第N个第一移位寄存器单元分别连通一条第一栅线,所述第二状态包括第二至第N+1个第一移位寄存器单元分别连通一条第二栅线;所述多个第二移位寄存器单元受所述选通控制电路控制而在第三状态与第四状态间切换,所述第三状态包括第一至第N个第二移位寄存器单元分别连通一条第二栅线,所述第四状态包括第一至第N个第二移位寄存器单元分别连通一条第一栅线,N为正整数。3.根据权利要求1所述的显示基板,其特征在于,所述第一栅极驱动电路包括多个第一移位寄存器单元,所述第二栅极驱动电路包括多个第二移位寄存器单元,所述多条栅线划分为多条第一栅线和多条第二栅线,所述多条第一栅线分别连接一排像素电路中的部分像素电路,所述多条第二栅线分别连接一排像素电路中的其余像素电路;所述多个第一移位寄存器单元受所述选通控制电路控制而在第一状态与第二状态间切换,所述第一状态包括第一至第N个第一移位寄存器单元分别连通一条第一栅线,所述第二状态包括第一至第N个第一移位寄存器单元分别连通一条第二栅线;所述多个第二移位寄存器单元受所述选通控制电路控制而在第三状态与第四状态间切换,所述第三状态包括第一至第N个第二移位寄存器单元分别连通一条第二栅线,所述第四状态包括第一至第N个第二移位寄存器单元分别连通一条第一栅线,N为正整数。4.根据权利要求1所述的显示基板,其特征在于,所述第一栅极驱动电路包括多个第一移位寄存器单元,所述第二栅极驱动电路包括多个第二移位寄存器单元,每条栅线连接一排像素电路;所述多个第一移位寄存器单元受所述选通控制电路控制而在第一状态与第二状间切换,所述第一状态包括第一至第N个第一移位寄存器单元分别连通奇数编号的栅线,所述第二状态包括第二至第N+1个第一移位寄存器单元分别连通偶数编号的栅线;所述多个第二移位寄存器单元受所述选通控制电路控制而在第三状态与第四状态间切换,所述第三状态包括第一至第N个第二移位寄存器单元分别连通偶数编号的栅线,所述第四状态包括第一至第N个第二移位寄存器单元分别连通奇数编号的栅线,N为正整数。
...
【专利技术属性】
技术研发人员:王巧妮,林雅宾,刘娜妮,苏毅烽,孔小丽,陈锦峰,黄哲,
申请(专利权)人:京东方科技集团股份有限公司,
类型:发明
国别省市:
还没有人留言评论。发表了对其他浏览者有用的留言会获得科技券。