像素排布结构和显示面板制造技术

技术编号:37398638 阅读:7 留言:0更新日期:2023-04-30 09:27
本发明专利技术公开了一种像素排布结构和显示面板,属于显示面板领域。该像素排布结构包括:多个重复单元,每个所述重复单元包含多个子像素;其中,所述重复单元具有最小外接四边形,且每个所述子像素的边与所述最小外接四边形的边非平行。在本申请中,由于每个子像素的边与最小外接四边形的边非平行,而最小外接四边形的边一般是定义为X/Y方向,故每个子像素的边与X/Y方向是倾斜设置的,如此便能增大子像素X/Y方向的沉积偏移余量,进一步增大屏幕面板的生产良率。的生产良率。的生产良率。

【技术实现步骤摘要】
像素排布结构和显示面板


[0001]本专利技术涉及显示面板领域,特别是涉及一种像素排布结构和显示面板。

技术介绍

[0002]当今用户对显示装置的要求越来越高,更清晰更细腻的显示效果成为大部分用户的需求,其中有机发光二极管(Organic light-emitting diode;OLED)显示器件凭借着其自主发光的特点,无需背光源即可实现显示功能,成为更轻,更薄的首选显示器件。其中,各子像素一般都是将有机材料利用蒸镀成膜技术透过高精度金属掩模板,在阵列基板的相应子像素位置形成有机电致发光结构。然而目前传统的RGB像素排布结构很难得到高开口率、高分辨率的显示效果,而且对RGB像素进行蒸镀时容易在XY方向偏移,导致显示面板的生产良率降低。

技术实现思路

[0003]本申请实施方式一方面提供了一种像素排布结构,以增大子像素X/Y方向的沉积偏移余量,进一步增大屏幕面板的生产良率。该像素排布结构包括:多个重复单元,每个所述重复单元包含多个子像素;其中,所述重复单元具有最小外接四边形,且每个所述子像素的边与所述最小外接四边形的边非平行。
[0004]在一些实施例中,所述最小外接四边形包括多个子四边形,每个所述子像素位于其中一个所述子四边形内;所述子像素为四边形,且每个所述子像素的顶点分别位于其所在的所述子四边形的边上。
[0005]在一些实施例中,每个所述子像素的顶点为其所在的所述子四边形的边的黄金分割点。
[0006]在一些实施例中,所述多个子四边形之和的面积与所述最小外接四边形的面积相等,且相邻的两个所述子四边形共用一条边;优选地,相邻两个所述子四边形的共用边与所述最小外接四边形的边的交点为所述最小外接四边形的边的黄金分割点。
[0007]在一些实施例中,每个所述重复单元包括:一个第一子像素、两个第二子像素和一个第三子像素,其中,所述两个第二子像素分别位于所述第一子像素和所述第三子像素中心点之间连线的两侧,且所述第一子像素、所述第二子像素和所述第三子像素的颜色各不相同。
[0008]在一些实施例中,所述第一子像素对应的所述子四边形为正方形,所述第二子像素对应的所述子四边形为矩形,所述第三子像素对应的所述子四边形为正方形。
[0009]在一些实施例中,所述第一子像素和所述第三子像素为正方形结构,所述第二子像素为平行四边形结构,所述两个第二子像素结构的面积相等。
[0010]在一些实施例中,所述第一子像素的其中两个顶点分别与两个所述第二子像素的其中两个顶点重合,所述第三子像素的其中两个顶点分别与两个所述第二子像素的其中另两个顶点重合;所述第一子像素、所述第二子像素和所述第三子像素之间相交的顶点形成
一四边形结构;或者所述第一子像素的其中两个顶点分别与两个所述第二子像素的其中两个顶点非重合,所述第三子像素的其中两个顶点分别与两个所述第二子像素的其中另两个顶点非重合。
[0011]在一些实施例中,所述多个重复单元的最小外接四边形为正方形结构,所述多个重复单元依次相邻地呈阵列设置。
[0012]本申请实施方式另一方面提供了一种显示面板,包括如上述的像素排布结构。
[0013]本申请提供了一种素排布结构,包括:多个重复单元,每个所述重复单元包含多个子像素;其中,重复单元具有最小外接四边形,且每个子像素的边与最小外接四边形的边非平行。在本申请中,由于每个子像素的边与最小外接四边形的边非平行,而最小外接四边形的边一般是定义为X/Y方向,故每个子像素的边与X/Y方向是倾斜设置的,如此便能增大子像素X/Y方向的沉积偏移余量,进一步增大屏幕面板的生产良率。
附图说明
[0014]为了更清楚地说明本申请实施例或现有技术中的技术方案,下面将对实施例或现有技术描述中所需要使用的附图作简单地介绍。显而易见地,下面描述中的附图仅仅是本申请的一些实施例,对于本领域普通技术人员来讲,在不付出创造性劳动的前提下,还可以根据这些附图获得其他的附图,其中:
[0015]图1为本专利技术一实施例提供的像素排布结构的示意图;
[0016]图2为本专利技术图1所示实施例提供的重复单元的示意图;
[0017]图3为本专利技术另一实施例提供的像素排布结构的示意图;
[0018]图4为本专利技术图3所示实施例提供的重复单元的示意图;
[0019]图5为本专利技术又一实施例提供的像素排布结构的示意图;
[0020]图6为本专利技术图5所示实施例提供的重复单元的示意图;
[0021]图7为本专利技术还一实施例提供的像素排布结构的示意图;
[0022]图8为本专利技术图7所示实施例提供的重复单元的示意图;
[0023]图9为本专利技术图1所示实施例提供的第一子像素的掩模板开口形状示意图;
[0024]图10为本专利技术图1所示实施例提供的第二子像素的掩模板开口形状示意图;
[0025]图11为本专利技术图1所示实施例提供的第三子像素的掩模板开口形状示意图。
具体实施方式
[0026]下面将结合本申请实施例中的附图,对本申请实施例中的技术方案进行清楚、完整地描述。显然,所描述的实施例仅是本申请的一部分实施例,而不是全部的实施例。基于本申请中的实施例,本领域普通技术人员在没有做出创造性劳动前提下所获得的所有其他实施例,都属于本申请保护的范围。
[0027]需要指出的是,下文中的术语“第一”、“第二”等仅用于描述目的,而不能理解为指示或暗示相对重要性或者隐含指明所指示的技术特征的数量。由此,限定有“第一”、“第二”的特征可以明示或者隐含地包括一个或者更多个所述特征。
[0028]如图1所示,图1本专利技术一实施例提供的像素排布结构的示意图。该像素排布结构10包括多个重复单元100,每个重复单元100包含多个子像素。其中,重复单元100具有最小
外接四边形,例如:正方形、长方形、菱形等。在本实施例中,重复单元100的最小外接四边形为正方形结构。每个子像素的边与最小外接四边形的边非平行。
[0029]可以理解地是,对于重复单元100中的多个子像素,将各个子像素最外侧的顶点依次相连形成的外接四边形中,其面积最小的就是重复单元100的最小外接四边形。在本申请实施例中,最小外接四边形是虚拟的。重复单元100的形状是指组成重复单元100的各子像素共同拼接而成的形状。根据各子像素的排列方式存在数个分割线,在显示面板中,该分割线即为像素定义层(像素界定层)等形成的像素bank,由于制备工艺、设备等的差异,各子像素之间的间隔有所差异,进而导致重复单元100整体形状存在一定程度的偏差,只要该误差在本领域可接受范围内,应理解为均在本专利技术的保护范围内。
[0030]多个重复单元100可以依次相邻地呈阵列设置。可以理解地是,重复单元100在行方向或列方向上均可以设置有多个,以形成一个阵列结构,该阵列结构可以是矩形,也可以是正方形。在本实施例中,多个重复单元100形成正方形结构。重复单元100可以依次相邻地呈阵列设置可以使得像素间隙利用率本文档来自技高网
...

【技术保护点】

【技术特征摘要】
1.一种像素排布结构,其特征在于,包括:多个重复单元,每个所述重复单元包含多个子像素;其中,所述重复单元具有最小外接四边形,且每个所述子像素的边与所述最小外接四边形的边非平行。2.根据权利要求1所述的像素排布结构,其特征在于,所述最小外接四边形包括多个子四边形,每个所述子像素位于其中一个所述子四边形内;所述子像素为四边形,且每个所述子像素的顶点分别位于其所在的所述子四边形的边上。3.根据权利要求2所述的像素排布结构,其特征在于,每个所述子像素的顶点为其所在的所述子四边形的边的黄金分割点。4.根据权利要求3所述的像素排布结构,其特征在于,所述多个子四边形之和的面积与所述最小外接四边形的面积相等,且相邻的两个所述子四边形共用一条边;优选地,相邻两个所述子四边形的共用边与所述最小外接四边形的边的交点为所述最小外接四边形的边的黄金分割点。5.根据权利要求2所述的像素排布结构,其特征在于,每个所述重复单元包括:一个第一子像素、两个第二子像素和一个第三子像素,其中,所述两个第二子像素分别位于所述第一子像素和所述第三子像素中心点之间连线的两侧,且所述第一子像素、所述第二子像素和所述第三子像素的颜色各不相同。6.根据权利要求5所述...

【专利技术属性】
技术研发人员:王凯赵晶晶
申请(专利权)人:昆山国显光电有限公司
类型:发明
国别省市:

网友询问留言 已有0条评论
  • 还没有人留言评论。发表了对其他浏览者有用的留言会获得科技券。

1