序列检测装置以及序列检测方法制造方法及图纸

技术编号:37350124 阅读:20 留言:0更新日期:2023-04-22 21:48
本发明专利技术提供了一种序列检测装置以及序列检测方法。序列检测装置,包括判决反馈均衡器(DFE)、组合电路、判决电路和序列检测电路。DFE用于处理符号判决信号以生成第一均衡信号。组合电路用于组合数据信号和第一均衡信号以产生采样信号。判决电路用于对采样信号进行硬判决以生成符号判决信号。序列检测电路用于对数据信号进行序列检测以生成并输出符号序列。对于序列检测,序列检测电路至少根据符号判决信号选择分支进行分支度量计算。本发明专利技术通过分支减少而仅需要较少数量的分支度量计算,可以降低分支度量计算的计算复杂度和功耗。低分支度量计算的计算复杂度和功耗。低分支度量计算的计算复杂度和功耗。

【技术实现步骤摘要】
序列检测装置以及序列检测方法


[0001]本专利技术涉及数据通信领域,更具体地,涉及一种使用路径选择(path

selective)序列检测(sequence detection)的序列检测装置以及相关的序列检测方法。

技术介绍

[0002]在高速数据通信系统中,现有的滤波和均衡架构可能不足以支持具有挑战性的信道(challenging channel)和下一代以太网。例如,由于噪声、串扰和符号间干扰(inter

symbol interference,ISI)等多种因素,数据通信系统中接收信号的检测具有挑战性。典型的前馈均衡器(feed

forward equalizer,FFE)可以通过使用来自相邻符号的信息,去除前体(pre

cursor)ISI和后体(post

cursor)ISI。然而,由于典型的FFE不使用任何无噪声估计符号(noise

free estimated symbol)(例如,无噪声切片符号(noise

free sliced symbol)),因此典型的FFE可能会增强除ISI之外的噪声。典型的判决反馈均衡器(decision

feedback equalizer,DFE)可以通过使用一个或多个无噪声估计先前符号(例如,一个或多个无噪声切片先前符号)来去除后体ISI。然而,由于依赖于先前判决,典型的DFE可能会导致错误传递。最大似然序列检测(Maximum likelihood sequence detection,MLSD)是除了传统FFE和DFE之外的一种常用技术,它利用并进一步去除ISI来处理噪声。但是,MLSD具有更高级别的实现复杂度以及更高级别的功耗和内存消耗。因此,需要在序列检测器中具有创新的低复杂度和省电的MLSD。

技术实现思路

[0003]有鉴于此,本专利技术提供了一种路径选择(path

selective)序列检测(sequence detection)的序列检测装置以及相关的序列检测方法。
[0004]根据本专利技术的第一方面,公开了一种示例性序列检测装置。示例性序列检测装置包括判决反馈均衡器(DFE)、组合电路、判决电路和序列检测电路。DFE被配置为处理符号判决信号以生成第一均衡信号。组合电路被配置为组合数据信号和第一均衡信号以产生采样信号。判决电路用于对采样信号进行硬判决以生成符号判决信号。序列检测电路用于对数据信号进行序列检测以生成并输出符号序列,其中,对于序列检测,序列检测电路至少根据符号判决信号选择分支进行分支度量计算。
[0005]根据本专利技术的第二方面,公开了一种示例性序列检测方法。示例性的序列检测方法包括:对符号判决信号进行判决反馈均衡以产生第一均衡信号;组合数据信号和第一均衡信号以产生采样信号;对采样信号进行硬判决,生成符号判决信号;对数据信号进行序列检测以生成并输出符号序列,其中,所述序列检测包括至少根据符号判决信号选择分支进行分支度量计算。
[0006]本专利技术所提出的序列检测装置以及相关的序列检测方法,通过分支减少而仅需要较少数量的分支度量计算,可以降低分支度量计算的计算复杂度和功耗。
[0007]在阅读了在各种附图示出的优选实施例的以下详细描述之后,本专利技术的这些和其
他目的对于本领域普通技术人员无疑将变得显而易见。
附图说明
[0008]本专利技术通过结合附图,阅读随后的详细描述和实施例可以更全面地理解,其中:
[0009]图1是例示根据本专利技术实施例的使用路径选择(path

selective)最大似然序列检测(maximum likelihood sequence detection,MLSD)的序列检测装置的示意图。
[0010]图2是例示根据本专利技术实施例的由第一分支减少步骤产生的网格(trellis)的示意图。
[0011]图3是例示根据本专利技术实施例的由第二分支减少步骤产生的网格的示意图。
[0012]图4是例示根据本专利技术实施例的由第三分支减少步骤产生的网格的示意图。
[0013]图5是例示在4级PAM信令和1抽头DFE系统中在连续符号{d
k
‑1,d
k
}的不同组合下使用所有的第一分支减少步骤、第二分支减少步骤和第三分支减少步骤获得的网格的示意图。
[0014]图6是例示根据本专利技术实施例的由第四分支减少步骤产生的网格的示意图。
[0015]图7是例示在4级PAM信令和1抽头DFE系统中在连续符号{d
k
‑1,d
k
}的不同组合下使用所有的第一分支减少步骤、第二分支减少步骤、第三分支减少步骤和第四分支减少步骤获得的网格的示意图。
[0016]图8是例示根据本专利技术实施例的使用具有动态切换的路径选择MLSD的序列检测装置的示意图。
[0017]图9是例示经由AWGN信道发送的样本的分布的示意图。
具体实施方式
[0018]在说明书及权利要求当中使用了某些词汇来指称特定的组件。本领域一般技术人员应可理解,电子设备制造商可以会用不同的名词来称呼同一组件。本说明书及权利要求并不以名称的差异来作为区别组件的方式,而是以组件在功能上的差异来作为区别的基准。在通篇说明书及后续的权利要求当中所提及的“包括”是开放式的用语,故应解释成“包括但不限定于”。此外,“耦接”一词在此是包含任何直接及间接的电气连接手段。因此,若文中描述第一装置电性连接于第二装置,则代表该第一装置可直接连接于该第二装置,或通过其他装置或连接手段间接地连接至该第二装置。
[0019]图1是例示根据本专利技术实施例的使用路径选择(path

selective)最大似然序列检测(maximum likelihood sequence detection,MLSD)的序列检测装置的示意图。序列检测装置100可以是数据通信系统中的接收器的一部分。在本实施例中,序列检测装置100为数字电路,包括前馈均衡器(feed

forward equalizer,FFE)102、判决反馈均衡器(decision

feedback equalizer,DFE)104、序列检测电路106、组合电路108和判决电路(decision circuit)110。FFE 102可以由具有m个乘法器112、(m

1)个单符号延迟元件114和(m

1)个加法器116的m抽头(tap)FFE实现,其中m个FFE系数f1‑
f
m
(m≥1)分别应用于m个乘法器112。然而,这仅用于说明,并不意味着对本专利技术的限制。实际上,FFE 102可以采用任何合适的FFE结构。也就是说,本专利技术对FFE设计没有限制。FFE 102被配置为处理接本文档来自技高网
...

【技术保护点】

【技术特征摘要】
1.一种序列检测装置,包括:判决反馈均衡器DFE,用于处理符号判决信号以产生第一均衡信号;组合电路,用于将数据信号与所述第一均衡信号组合以生成采样信号;判决电路,用于对所述采样信号进行硬判决,生成所述符号判决信号;以及序列检测电路,用于对所述数据信号进行序列检测,生成并输出符号序列,其中,关于所述序列检测,所述序列检测电路用于至少根据所述符号判决信号选择分支进行分支度量计算。2.如权利要求1所述的序列检测装置,还包括:前馈均衡器FFE,用于处理接收信号以生成第二均衡信号作为所述数据信号。3.如权利要求1所述的序列检测装置,其中,所述符号判决信号包括连续符号,所述连续符号包括与先前时刻的一个先前网格状态对应的第一符号和与后续时刻的一个后续网格状态对应的第二符号,关于所述先前时刻和所述后续时刻时网格状态之间分支的分支度量计算,所述序列检测电路被配置为参考所述第一符号以取消选择从所述先前时刻的另一先前网格状态开始的特定分支。4.如权利要求3所述的序列检测装置,其中,所述先前时刻的所述另一先前网格状态与所述先前时刻的对应于所述第一符号的所述一个先前网格状态不相邻。5.如权利要求1所述的序列检测装置,其中,所述符号判决信号包括连续符号,所述连续符号包括与先前时刻的一个先前网格状态对应的第一符号和与后续时刻的一个后续网格状态对应的第二符号,关于所述先前时刻和所述后续时刻时网格状态之间分支的分支度量计算,所述序列检测电路被配置为参考所述第二符号以取消选择在所述后续时刻的另一后续网格状态结束的特定分支。6.如权利要求5所述的序列检测装置,其中,在所述后续时刻的所述另一后续网格状态与所述后续时刻的对应于所述第二符号的上述一个后续网格状态不相邻。7.如权利要求1所述的序列检测装置,其中,所述符号判决信号包括连续符号,所述连续符号包括与先前时刻的一个先前网格状态对应的第一符号和与后续时刻的一个后续网格状态对应的第二符号,关于所述先前时刻和所述后续时刻的网格状态之间分支的分支度量计算,所述序列检测电路被配置为同时参考所述第一符号和所述第二符号,以取消选择与所述DFE的至少一个不存在的错误样式相对应的至少一个特定分支。8.如权利要求7所述的序列检测装置,其中,所述至少一个不存在的错误样式是非正负交替的错误样式。9.如权利要求1所述的序列检测装置,其中,所述序列检测电路用于根据所述符号判决信号和所述采样信号选择所述分支进行分支度量...

【专利技术属性】
技术研发人员:刘昱廷江哲宇翁登富
申请(专利权)人:联发科技股份有限公司
类型:发明
国别省市:

网友询问留言 已有0条评论
  • 还没有人留言评论。发表了对其他浏览者有用的留言会获得科技券。

1