【技术实现步骤摘要】
一种数据链跳频通信的频率源及其快速锁定方法
[0001]本专利技术涉及数据链跳频通信领域,特别涉及一种数据链跳频通信的频率源及其快速锁定方法。
技术介绍
[0002]跳频通信在民用通信中都有着重要应用,跳频通信是指用伪随机码序列进行频移键控,使载波频率不断跳变而扩展频谱的一种方法。在跳频通信系统中频率源为收发信道提供本振信号产生载波频率,是系统的核心部分。锁相环频率合成器作为频率源具有频率范围宽、杂散抑制好和相位噪声低等优点被广泛应用。锁相环频率合成器的锁定时间是跳频通信系统的关键指标,直接决定了跳频速率,进而决定系统的抗干扰能力。
[0003]面对复杂的电磁环境,现代数据链跳频通信的跳频速率越来越高,这就要求频率源能够更快速锁定。当前频率源所用的锁相环芯片自动VCO校准模式时间很慢,导致锁定时间很长,不能满足现代数据链跳频通信高跳速的需求。
技术实现思路
[0004]有鉴于此,本专利技术的目的是提供一种数据链跳频通信的频率源及其快速锁定方法,用以解决数据链跳频通信的频率源锁定时间长的问题。
...
【技术保护点】
【技术特征摘要】
1.一种数据链跳频通信的频率源,其特征在于:包括时钟电路、功分器、锁相环电路、放大滤波电路、FPGA电路及EEPROM存储器,所述时钟电路连接到功分器的com端,所述功分器将时钟信号分为两路,其中一路out1端连接到锁相环电路的Ref端为锁相环电路提供参考频率,另一路out2端连接到FPGA电路的高速SPI接口为FPGA电路提供时钟信号;所述锁相环电路的sck端、sda端、sen端、ld端与所述FPGA电路的高速SPI接口连接,射频输出口Rfout与放大滤波电路的输入端口in端连接;所述EEPROM存储器的sck端、sda端与FPGA电路的I2C总线接口连接。2.根据权利要求1所述的一种数据链跳频通信的频率源,其特征在于:所述放大滤波电路由射频放大器和低通滤波器组成。3.根据权利要求1所述的一种数据链跳频通信的频率源,其特征在于:所述时钟电路选用50MHz恒温晶振。4.根据权利要求1所述的一种数据链跳频通信的频率源,其特征在于:所述锁相环电路选用集成VC0的小数N分频锁相环芯片XND833MQM。5.根据权利要求1所述的一种数据链跳频通信的频率源,其特征在于:所述EEPROM存储器选用FM24C512DSO存储芯片。6.根据权利要求1所述的一种数据链跳频通信的频率源,其特征在于:所述FPGA电路选用JFM7K325T芯片。7.根据权利要求1所述的一种数据链跳频通信的频率源快速锁定方法,其特征在于:包括如下步骤:步骤S101,对锁相...
【专利技术属性】
技术研发人员:吴波,刘继鹏,徐小明,杨光,
申请(专利权)人:中兵通信科技股份有限公司,
类型:发明
国别省市:
还没有人留言评论。发表了对其他浏览者有用的留言会获得科技券。