一种基于时间同步的跟踪收信控制装置与方法制造方法及图纸

技术编号:37165135 阅读:33 留言:0更新日期:2023-04-20 22:38
本发明专利技术属于信号传输技术领域,公开了一种基于时间同步的跟踪收信控制装置与方法,其装置由集成在FPGA芯片中的授时获取模块、采样时钟产生模块、采样时钟控制模块、信道合并模块、基带数据解码模块、时钟驱动模块、显示控制模块,以及FPGA芯片外的光电转换接收模块、放大模块、滤波整形模块、BD/GPS授时接收模块构成,其方法是将来自k个不同无线、FSO或光纤载波频段信道上的按时隙片断接收到的信号解调制并还原成连续基带数字信号,然后利用BD/GPS授时控制本地电路获取标准时间,再用该时间的一个约定时段为基本时长单位,控制n组j个采样频率轮流输出,对高频解调制后的基带数据流按时间跳变跟踪发端基带载波进行解调制,从而还原出发端传送过来的原始数据。发端传送过来的原始数据。发端传送过来的原始数据。

【技术实现步骤摘要】
一种基于时间同步的跟踪收信控制装置与方法


[0001]一种基于时间同步的跟踪收信控制装置与方法,本专利技术属于信号传输
,具体涉及基于时间同步的跟踪收信控制装置与方法


技术介绍

[0002]信号的安全传输历来是通信领域最为重要的技术之一。数据传输中的安全与可靠,可能直接影响战争的走向甚至成败。从经济层面考虑,信号的安全传输可能对国家、企业和个人带来重大影响。
[0003]据相关报道,2021年全球网络犯罪所造成的损失超过了6万亿美元。为了提高信号传输的安全性与可靠性,人们一直在努力通过拓展最新技术手段来防范数据的丢失和被破坏。从目前的技术手段来看,对传输中的信号进行加密和对传输信号的信道保护是常见的思路,其目标一是不要让敌方捕获信号,另一是即使捕获了信号也不能从中获取有用的内容。
[0004]但是上述的技术较为常见,使得非法人员能够通过固定的码速进行信息的拦截,由于不能实现传输的过程中的同步跟踪,而且敌方容易捕获载波跳变,非常的不安全。

技术实现思路

[0005]本专利技术的目的在于:提供一种基于本文档来自技高网...

【技术保护点】

【技术特征摘要】
1.一种基于时间同步的跟踪收信控制装置与方法,其特征在于:包括基于时间同步的跟踪收信控制装置和基于时间同步的跟踪收信控制方法;所述基于时间同步的跟踪收信控制装置包括:授时获取模块、采样时钟产生模块、采样时钟控制模块、信道合并模块、基带数据解码模块、时钟驱动模块、显示控制模块,以及FPGA芯片外的光电转换接收模块、放大模块、滤波整形模块、BD/GPS授时接收模块;基于时间同步的跟踪收信控制方法包括:信号的多路同步接收控制方法、基带数字采样信号产生的控制方法、基带数字解调制控制方法。2.根据权利要求1所述的一种基于时间同步的跟踪收信控制装置,其特征在于:所述授时获取模块将来自BD/GPS授时接收模块接收的当前时间提取出来作为授时时间,同时由外部晶振时钟产生本地时间信号,然后不断用授时时间对本地时间刷新,使本地时间与授时时间一致,获得基带数据帧解调制的控制时间;所述采样时钟产生模块产生进行基带数据帧解码时所需各种载波信号;所述采样时钟控制模块在当前标准时间控制下,将m(m=1、2、3、

)个采样频率信号组合成n(n=1、2、3、

)个采样频率组,每个采样频率编组中的载波数量为j(j=1、2、3、

)个,按采样频率编号轮流一个作为基带数据帧解码在不同时段的采样频率。3.根据权利要求2所述的一种基于时间同步的跟踪收信控制装置,其特征在于:所述信道合并模块将外部输入的高频解调制后的按时隙片断传输的k路信号在FPGA芯片中合并成一路连续传输基带数字信号。所述基带数据解码模块通过在采样起始位、数据位、奇偶校验位、停止位的中间位置,获取一帧中的所有位,并从中提取出h位数据,实现对接收基带数据的解码,还原输出发送端发来的原始数据;所述时钟驱动模块将输入的外部晶振时钟通过分频获得显示驱动时钟信号;所述显示控制模块用于显示系统工作过程中的关键信号,方便随时掌握系统的工作状况,显示内容包括:时间同步控制信号的当前时间、当前时间选取的基带载波频率编号、当前接收的数据。所述BD/GPS授时接收模块接收卫星下传的当前标准北京时间,并将该时间输出给FPGA芯片;所述光电转换接收模块将按时隙轮流分配到k个无线、FSO或光纤载波频段上的线路信号,转换成高频载波电信号;所述放大模块接接收到的微弱高频载波电信号放大到预定值;所述滤波整形模块将放大后的高频载波电信号中的高频载波分量滤除,然后经波型整形电路,获得基带数据传输信号输出到FPGA芯片的信道合并模块。4.根据权利要求1所述的一种基于时间同步的跟踪收信控制方法,其特征在于:所述信号的多路同步接收控制方法还包括步骤:第一步:来自k个不同无线、FSO或光纤载波频段信道上的按时隙片断接收到的信号,被相应的k个线路接收设备接收、放大、高频载波解调制、滤波、整形后,变成按时隙片断传输的断续数字基带调制信号;第二步:k路断续数字基带调制信号被并行送入FPGA芯片中的信道合并模块,经合路器整合各信道输入的按时隙片断接收到的数字...

【专利技术属性】
技术研发人员:周春梅梅芳芳马静陈金鹰段恒利景文芳胡迎刚周永强龙宇黄燕白浩龙史雨曦范玲玲
申请(专利权)人:四川工商学院
类型:发明
国别省市:

网友询问留言 已有0条评论
  • 还没有人留言评论。发表了对其他浏览者有用的留言会获得科技券。

1