【技术实现步骤摘要】
DDS扩频电路、装置及得到该扩频电路最优方案的方法
[0001]本专利技术涉及电子
,更为具体的,涉及一种DDS扩频电路、装置及得到该扩频电路最优方案的方法。
技术介绍
[0002]DDS是直接数字式频率合成器(Direct Digital Synthesizer)的英文缩写。与传统的频率合成器相比,DDS具有低成本、低功耗、高分辨率和快速转换时间等优点,被广泛应用于雷达、导航、通信等设备中。但是DDS电路输出频率受到奈奎斯特采样定律的限制,因此其输出频率一般低于1/3时钟频率。同时DDS自身具有相位累加器的截断误差,相位幅度转换误差,DAC输出误差和DAC非线性误差,造成其输出杂散指标不如锁相环纯净。因此其低输出频率和高杂散的特点限制了DDS在高性能频率合成器设计中的使用。在相同的时钟频率下,DDS输出频率越低输出杂散信号越低,同时将其搬移扩频到更高的频段上的难度越大。当前高性能频率合成器在雷达、电子对抗、通信等应用场景下要求兼顾细步进、捷变频、低杂散、小型化等要求。
技术实现思路
[0003]本专利 ...
【技术保护点】
【技术特征摘要】
1.一种DDS扩频电路,其特征在于,包括DDS电路、本振电路、功分放大电路、M级混频电路、M级滤波电路、M
‑
1级杂散优化电路,M为正整数;本振电路和功分放大电路连接,功分放大电路分别和M级的混频电路连接;其中DDS电路产生基带信号BF
a
~BF
b
;DDS输出连接第一级混频电路,混频后输出F
a
~F
b
;第一级混频电路输出连接第一级滤波电路;第一级滤波电路输出连接第一级杂散优化电路;第一级杂散优化电路输出连接第二级混频电路,第二级混频电路输出连接第二级滤波电路;第二级滤波电路输出连接第一级杂散优化电路;同理,一直至第M级滤波电路后输出最终扩频频率,最终扩频频率范围为F
a
~F
b
。2.根据权利要求1所述的DDS扩频电路,其特征在于,第一级杂散优化电路
…
第M
‑
1级杂散优化电路均分别包括N分频器,N为正整数。3.根据权利要求2所述的DDS扩频电路,其特征在于,所述基带信号与最终扩频频率满足如下关系:4.根据权利要求1所述的DDS扩频电路,其特征在于,所述功分放大电路的输出端分别和M级的混频电路的LO输入端连接。5.根据权利要求1所述的DDS扩频电路,其特征在于,所述DDS电路和第一级混频电路的IF输入端连接。6.根据权利要求1所述的DDS扩频电路,其特征在于,所述第一级杂散优化电路输出端和第二级混频电路的IF输入端连接,依次直至和第M级混频电路的IF输入端连接。7.一种DDS扩频装置,其特征...
【专利技术属性】
技术研发人员:刘武广,冷国俊,陈安军,吴穹,吴嘉诚,黄悦,何文波,张志炜,陈昌锐,
申请(专利权)人:中国电子科技集团公司第二十九研究所,
类型:发明
国别省市:
还没有人留言评论。发表了对其他浏览者有用的留言会获得科技券。