一种控制信号的监测保护电路制造技术

技术编号:36974778 阅读:17 留言:0更新日期:2023-03-25 17:54
本申请提供一种控制信号的监测保护电路,用于保护安全芯片,该电路包括:信号监测单元和报警处理单元,其中:所述信号监测单元用于实时检测包含敏感逻辑的SEN控制信号的状态,在安全芯片受到攻击时,若检测到所述SEN控制信号的电平发生异常突变时,则产生高电平报警信号;所述报警处理单元用于根据所述高电平报警信号控制所述安全芯片进行响应和处理,以加强所述安全芯片的安全机制。本申请在关键信号收到攻击发生变化后,产生报警,并由相关电路对报警信号进行响应,对芯片的系统控制信号进行接管,保证敏感数据不会被异常攻击所获取,从而保证芯片的安全,避免由于关键信号被攻击后导致相关安全措施失效的问题。后导致相关安全措施失效的问题。后导致相关安全措施失效的问题。

【技术实现步骤摘要】
一种控制信号的监测保护电路


[0001]本申请涉及电子电路
,特别的,尤其涉及一种控制信号的监测保护电路。

技术介绍

[0002]在安全芯片中,一些安全措施需要保持常开状态,来保证芯片的安全机制正常工作,通常这些安全功能是通过内部的寄存器产生相应的信号来进行控制,即芯片正常工作状态下,这些寄存器产生的控制信号可以保持常开状态,保证芯片的安全。但在芯片受到一些特定的攻击时,会改变这些控制信号的状态,造成安全措施的异常关闭,从而可以进一步通过攻击手段获取内部敏感数据,产生安全漏洞。

技术实现思路

[0003]鉴于上述内容中存在的问题,本申请提供了一种控制信号的监测保护电路,用以实时监测控制信号,在控制信号的状态发生异常变化时,及时产生报警信号,该报警信号由相应的安全处理模块进行响应,对芯片的系统控制信号进行接管,保证敏感数据不会被异常攻击所获取,从而保证芯片的安全,避免由于关键信号被攻击后导致相关安全措施失效的问题。
[0004]为了实现上述目的,本申请提供了以下技术方案:
[0005]一种控制信号的监测保护电路,用于保护安全芯片,该电路包括:信号监测单元和报警处理单元,其中:
[0006]所述信号监测单元的第一端与所述安全芯片的控制信号输出端相连,所述信号监测单元的第二端与所述报警处理单元的第一端相连,所述报警处理单元的第二端与所述安全芯片的控制端相连;
[0007]所述信号监测单元用于实时检测包含敏感逻辑的SEN控制信号的状态,在安全芯片受到攻击时,若检测到所述SEN控制信号的电平发生异常突变时,则产生高电平报警信号;
[0008]所述报警处理单元用于根据所述高电平报警信号控制所述安全芯片进行响应和处理,以加强所述安全芯片的安全机制。
[0009]优选的,还包括:缓冲单元;
[0010]所述缓冲单元的第一端与所述安全芯片的控制信号输出端相连,所述缓冲单元的第二端与包含安全敏感逻辑的功能单元相连,
[0011]所述缓冲单元用于将包含敏感逻辑的SEN控制信号转化成SEN_t控制信号;
[0012]则所述信号监测单元用于实时检测所述SEN_t控制信号的状态,在安全芯片受到攻击时,若检测到所述SEN_t控制信号的电平发生异常突变时,则产生高电平报警信号。
[0013]进一步的,所述信号监测单元包括异步置位D触发器、第一非门、第二非门、与门和或门,其中:
[0014]所述信号监测单元的输入端包括时钟信号输入端、报警清除信号输入端和被检测
信号输入端;
[0015]所述时钟信号输入端用于输入时钟信号,所述报警清除信号输入端用于输入报警清除信号,所述被检测信号输入端包括:第一输入端和第二输入端,所述第一输入端用于输入低电平使能的敏感控制信号,所述第二输入端用于输入高电平使能的敏感控制信号;
[0016]所述报警清除信号通过所述第一非门与所述与门的第一端相连,所述与门的第二端与所述异步置位D触发器的Q端口相连,所述与门的输出端与所述异步置位D触发器的D端口相连;
[0017]所述时钟信号与所述异步置位D触发器的时钟信号输入端相连,所述低电平使能的敏感控制信号输入所述或门的第一输入端,所述高电平使能的敏感控制信号通过所述第二非门与所述或门的第二输入端相连,所述或门的输出端与所述异步置位触发器的Set端口相连;
[0018]所述异步置位D触发器的Q端口作为所述信号监测单元的输出端,输出所述高电平报警信号。
[0019]本申请所述的控制信号的监测保护电路,用于保护安全芯片,该电路包括:信号监测单元和报警处理单元,其中:所述信号监测单元用于实时检测包含敏感逻辑的SEN控制信号的状态,在安全芯片受到攻击时,若检测到所述SEN控制信号的电平发生异常突变时,则产生高电平报警信号;所述报警处理单元用于根据所述高电平报警信号控制所述安全芯片进行响应和处理,以加强所述安全芯片的安全机制。本申请在关键信号收到攻击发生变化后,产生报警,并由相关电路对报警信号进行响应,对芯片的系统控制信号进行接管,保证敏感数据不会被异常攻击所获取,从而保证芯片的安全,避免由于关键信号被攻击后导致相关安全措施失效的问题。
附图说明
[0020]为了更清楚地说明本申请实施例或现有技术中的技术方案,下面将对实施例或现有技术描述中所需要使用的附图作简单地介绍,显而易见地,下面描述中的附图仅仅是本申请的一些实施例,对于本领域普通技术人员来讲,在不付出创造性劳动的前提下,还可以根据这些附图获得其他的附图。
[0021]图1为本申请实施例公开的一种控制信号的监测保护电路结构示意图;
[0022]图2为本申请实施例公开的另一种控制信号的监测保护电路结构示意图;
[0023]图3为本申请实施例公开的信号监测单元结构示意图;
[0024]图4为本申请实施例公开的监测信号时序图。
具体实施方式
[0025]下面将结合本申请实施例中的附图,对本申请实施例中的技术方案进行清楚、完整地描述,显然,所描述的实施例仅仅是本申请一部分实施例,而不是全部的实施例。基于本申请中的实施例,本领域普通技术人员在没有做出创造性劳动前提下所获得的所有其他实施例,都属于本申请保护的范围。
[0026]请参见附图1,为本申请实施例提供的一种控制信号的监测保护电路结构示意图。如图1所示,本申请实施例提供了一种控制信号的监测保护电路,用于保护安全芯片,该电
路具体包括:信号监测单元11和报警处理单元12,其中:
[0027]所述信号监测单元11的第一端与所述安全芯片13的控制信号输出端相连,所述信号监测单元11的第二端与所述报警处理单元12的第一端相连,所述报警处理单元12的第二端与所述安全芯片13的控制端相连;
[0028]所述信号监测单元11用于实时检测包含敏感逻辑的SEN控制信号的状态,在安全芯片受到攻击时,若检测到所述SEN控制信号的电平发生异常突变时,则产生高电平报警信号;
[0029]所述报警处理单元12用于根据所述高电平报警信号控制所述安全芯片进行响应和处理,以加强所述安全芯片的安全机制。
[0030]进一步的,在上述图1的基础上,如图2所示,本申请实施例提供的控制信号的监测保护电路,还包括:缓冲单元14;
[0031]所述缓冲单元14的第一端与所述安全芯片13的控制信号输出端相连,所述缓冲单元14的第二端与包含安全敏感逻辑的功能单元相连;
[0032]所述缓冲单元14用于将包含敏感逻辑的SEN控制信号转化成SEN_t控制信号;
[0033]则所述信号监测单元11用于实时检测所述SEN_t控制信号的状态,在安全芯片受到攻击时,若检测到所述SEN_t控制信号的电平发生异常突变时,则产生高电平报警信号。
[0034]需要说明的是,所述缓冲单元14是用来隔离安全控制信号的控制网络的,缓冲单元14和信号监测单元11在系统电路中的位置如图2所示。系统控制部分本文档来自技高网
...

【技术保护点】

【技术特征摘要】
1.一种控制信号的监测保护电路,其特征在于,用于保护安全芯片,该电路包括:信号监测单元和报警处理单元,其中:所述信号监测单元的第一端与所述安全芯片的控制信号输出端相连,所述信号监测单元的第二端与所述报警处理单元的第一端相连,所述报警处理单元的第二端与所述安全芯片的控制端相连;所述信号监测单元用于实时检测包含敏感逻辑的SEN控制信号的状态,在安全芯片受到攻击时,若检测到所述SEN控制信号的电平发生异常突变时,则产生高电平报警信号;所述报警处理单元用于根据所述高电平报警信号控制所述安全芯片进行响应和处理,以加强所述安全芯片的安全机制。2.根据权利要求1所述的电路,其特征在于,还包括:缓冲单元;所述缓冲单元的第一端与所述安全芯片的控制信号输出端相连,所述缓冲单元的第二端与包含安全敏感逻辑的功能单元相连,所述缓冲单元用于将包含敏感逻辑的SEN控制信号转化成SEN_t控制信号;则所述信号监测单元用于实时检测所述SEN_t控制信号的状态,在安全芯片受到攻击时,若检测到所述SEN_t控制信号的电平发生异常突变时,则产生高电平报警...

【专利技术属性】
技术研发人员:马迁郭耀华张满新
申请(专利权)人:紫光同芯微电子有限公司
类型:发明
国别省市:

网友询问留言 已有0条评论
  • 还没有人留言评论。发表了对其他浏览者有用的留言会获得科技券。

1