一种多用途数字收发组件测试装置制造方法及图纸

技术编号:36877744 阅读:16 留言:0更新日期:2023-03-15 20:51
本发明专利技术公开了一种多用途数字收发组件测试装置,包括:数字收发组件、ASAAC插箱和组件适配器;ASAAC插箱内部设置有时钟源模块、本振源模块、可调电源模块和功率检波器,时钟源模块用于为数字收发组件提供基准时钟、采样时钟;本振源模块连接时钟源模块,本振源模块用于为数字收发组件提供本振信号和接收测试信号;数字收发组件、时钟源模块、本振源模块和功率检波器分别连接可调电源模块;功率检波器通过组件适配器连接数字收发组件,用于检测数字收发组件的发射输出功率。该测试装置中可以实现不同频段、不同数字收发组件的测试、维修、老炼等的多功能需求;该测试装置具有便携性、多用途及测试维修老炼一体等优点。用途及测试维修老炼一体等优点。用途及测试维修老炼一体等优点。

【技术实现步骤摘要】
一种多用途数字收发组件测试装置


[0001]本专利技术涉及收发组件测试
,具体涉及一种多用途数字收发组件测试装置。

技术介绍

[0002]近年来,随着雷达技术不断发展,数字收发组件技术因其采用系统设计、结合应用现代阵列信息处理等新方法,越来越多数字阵列雷达采用搭积木方式构筑雷达系统有源阵面,在实际外场阵面试验及调试过程中,能及时且准确定位数字收发组件故障显得格外重要。
[0003]在阵地联调、试验过程中,通常要在外场及时对数字收发组件进行故障定位和维修,需要在外场提供多台信号源、电源和频谱仪等仪器、仪表,因其体积大、重量重,需要耗费大量的时间、人力、物力,同时很难进行数字收发组件的老炼试验,极大影响数字收发组件故障定位和维修的效率,甚至拖延项目进度。
[0004]鉴于上述缺陷,本专利技术创作者经过长时间的研究和实践终于获得了本专利技术。

技术实现思路

[0005]本专利技术的目的在于满足外场条件下数字收发组件及时故障定位、维修的需求,提供一种多用途数字收发组件测试装置,提升数字收发组件测试、维修效率,同时具有测试、维修、老炼一体化功能及便捷、通用等特征。
[0006]本专利技术是通过以下技术方案实现的:
[0007]一种多用途数字收发组件测试装置,其特征在于,包括数字收发组件、ASAAC插箱、组件适配器;所述组件适配器分别与数字收发组件、ASAAC插箱连接,所述ASAAC插箱与数字收发组件连接;所述ASAAC插箱内部设置有时钟源模块、本振源模块、可调电源模块和功率检波器,所述时钟源模块用于为数字收发组件提供基准时钟、采样时钟;所述本振源模块连接时钟源模块,所述本振源模块用于为数字收发组件提供本振信号和接收测试信号;所述数字收发组件、时钟源模块、本振源模块和功率检波器分别连接可调电源模块;所述功率检波器通过组件适配器连接数字收发组件,用于检测数字收发组件的发射输出功率。
[0008]进一步的,所述组件适配器包括耦合端口、隔离端口、面板连接器和匹配负载;发射功率测试时,所述耦合端口连接功率检波器的输入端,接收信号测试时,所述耦合端口连接所述本振源模块的信号输出端;所述隔离端口连接匹配负载,所述组件适配器的面板连接器连接数字收发组件。
[0009]进一步的,所述时钟源模块包括依次连接的晶振电路、功分器、倍频电路、功率放大电路及滤波电路;所述晶振电路产生的时钟信号经功分器分成多路信号输出,经所述倍频电路增大信号频率,再经所述功率放大电路及滤波电路产生数字收发组件所需的基准时钟、采样时钟和所述本振源模块所需的基准时钟信号。
[0010]进一步的,所述组件适配器还包括采样时钟接口和基准时钟接口,所述时钟源模
块的输出端分别与采样时钟接口、基准时钟接口连接,所述采样时钟通过时钟源模块传输至所述组件适配器的采样时钟接口,所述基准时钟通过时钟源模块传输至所述组件适配器的基准时钟接口。
[0011]进一步的,所述时钟源模块的时钟信号端口连接所述本振源模块的时钟信号端口,所述基准时钟信号通过时钟源模块传输至本振源模块,所述本振源模块根据所述基准时钟信号产生本振信号和接收测试信号,所述本振信号、接收测试信号分别经过所述组件适配器传输至所述数字收发组件的。
[0012]进一步的,所述数字收发组件接收控制指令产生射频信号,所述射频信号通过组件适配器的耦合端口传输至功率检波器。
[0013]进一步的,所述ASAAC插箱的底部设置有印制背板,所述数字收发组件、时钟源模块、本振源模块和功率检波器均通过印制背板与可调电源模块的输出端口连接。
[0014]与现有技术比较本专利技术的有益效果在于:
[0015]1、本专利技术提供了一种多用途数字收发组件测试装置,其中时钟源模块、本振源模块、功率检波器以及可调电源模块集成到一个插件可替换ASAAC插箱中。该测试装置不仅可完成数字收发组件测试,同时该组件适配器与数字收发组件采用同冷却方式设计,可完成数字收发组件老炼和故障定位;具有重量轻、装配快,外场测试便捷等优点;
[0016]2、本专利技术时钟源模块、本振源模块和可调电源模块均采用标准ASAAC插件,可以通过替换插件,能实现不同频段、不同输出功率量级测试需求,达到多用途数字收发组件测试;
[0017]3、本专利技术采用一体化集成设计的功率检波器,可检测VHF~Ku波段的数字收发组件的发射功率。
附图说明
[0018]图1是本专利技术一种多用途数字收发组件测试装置示意图;
[0019]图2是本专利技术ASAAC插箱的主视结构示意图;
[0020]图3是本专利技术ASAAC插箱的侧视结构示意图;
[0021]图4是本专利技术组件适配器的俯视结构示意图;
[0022]图5是本专利技术组件适配器的正视剖视图;
[0023]图6是本专利技术组件适配器的仰视结构示意图;
[0024]图7是本专利技术时钟源模块的原理框图;
[0025]图8是本专利技术本振源模块原理框图。
[0026]图中数字表示:
[0027]1‑
数字收发组件;2

ASAAC插箱;21

时钟源模块;211

锁紧器;212

连接器;22

本振源模块;23

可调电源模块;24

功率检波器;3

组件适配器;31

耦合端口;32

浮动盲配连接器;33

功率负载;34

匹配负载;35

定位销;36液冷输入端口;37液冷输出端口;38

采样时钟接口;39

基准时钟接口;4

计算机;5

各种线缆。
具体实施方式
[0028]下面对本专利技术的实施例作详细说明,本实施例在以本专利技术技术方案为前提下进行
实施,给出了详细的实施方式和具体的操作过程,但本专利技术的保护范围不限于下述的实施例。
[0029]如图1所示,本实施例以一种P波段的待测8通道数字收发组件1为例。本实施例的一种数字收发组件测试装置由数字收发组件1、ASAAC插箱2、组件适配器3、计算机4和需要的各种线缆5构成。
[0030]数字收发组件1为8路的P波段数字收发组件,由ASAAC插箱2为数字收发组件1提供采样时钟、基准时钟、接收测试信号、电源;组件适配器3与数字收发组件1采用浮动盲配连接器方式互连,组件适配器3的输出端口用射频线缆连接ASAAC插箱2中一体化集成的功率检波器24,功率检波器24用于检测数字收发组件1单通道/多通道发射下的功率输出状态,同时对数字收发组件1进行发射通道故障定位;计算机4连接数字收发组件1,计算机4用于对数字收发组件1进行数字处理控制和分析,同时对ASAAC插箱2中本振源模块22进行数字控制,从而设置本振源模块22的频率时钟。本文档来自技高网
...

【技术保护点】

【技术特征摘要】
1.一种多用途数字收发组件测试装置,其特征在于,包括数字收发组件、ASAAC插箱和组件适配器;所述组件适配器分别与数字收发组件、ASAAC插箱连接,所述ASAAC插箱与数字收发组件连接;所述ASAAC插箱内部设置有时钟源模块、本振源模块、可调电源模块和功率检波器,所述时钟源模块用于为数字收发组件提供基准时钟、采样时钟;所述本振源模块连接时钟源模块,所述本振源模块用于为数字收发组件提供本振信号和接收测试信号;所述数字收发组件、时钟源模块、本振源模块和功率检波器分别连接可调电源模块;所述功率检波器通过组件适配器连接数字收发组件,用于检测数字收发组件的发射输出功率。2.如权利要求1所述的多用途数字收发组件测试装置,其特征在于,所述组件适配器包括耦合端口、隔离端口、面板连接器和匹配负载;发射功率测试时,所述耦合端口连接功率检波器的输入端,接收信号测试时,所述耦合端口连接所述本振源模块的信号输出端;所述隔离端口连接匹配负载,所述组件适配器的面板连接器连接数字收发组件。3.如权利要求2所述的多用途数字收发组件测试装置,其特征在于,所述时钟源模块包括依次连接的晶振电路、功分器、倍频电路、功率放大电路及滤波电路;所述晶振电路产生的时钟信号经功分器分成多路信号输出,经所述倍频电路增大信号频率,再经所述...

【专利技术属性】
技术研发人员:万承德胡善祥高菡胡晓芳陆鹏程朱泽坤卢云龙李媛媛刘彩付磊丁萍韩润兵
申请(专利权)人:中国电子科技集团公司第三十八研究所
类型:发明
国别省市:

网友询问留言 已有0条评论
  • 还没有人留言评论。发表了对其他浏览者有用的留言会获得科技券。

1