芯片电路、处理器的启动方法及服务器技术

技术编号:36778840 阅读:13 留言:0更新日期:2023-03-08 22:08
本申请实施例提供一种芯片电路、处理器的启动方法及服务器,所述芯片电路可以包括M个处理器组、至少一个第一管理芯片和每个第一管理芯片对应的存储器,处理器组中包括主处理器,M为大于或等于1的整数,其中,处理器组中的主处理器通过总线与至少一个第一管理芯片连接;第一管理芯片与对应的存储器连接;存储器用于存储多个处理器组的启动文件和配置参数。提高了对启动文件管理的灵活性。提高了对启动文件管理的灵活性。提高了对启动文件管理的灵活性。

【技术实现步骤摘要】
芯片电路、处理器的启动方法及服务器


[0001]本申请涉及计算机
,尤其涉及一种芯片电路、处理器的启动方法及服务器。

技术介绍

[0002]多系统服务器中可以包括多个处理器组,处理器组中可以包括主处理器,一个处理器组可以对应连接一个存储器。
[0003]在相关技术中,处理器组中的主处理器通常通过串行外设接口(Serial Peripheral Interface,SPI)总线直接连接对应的存储器,存储器中可以保存处理器组对应的启动文件。随着启动文件的增加,导致对启动文件管理的灵活性较差。

技术实现思路

[0004]本申请的多个方面提供一种芯片电路、处理器的启动方法及服务器,用以提高对启动文件管理的灵活性。
[0005]第一方面,本申请实施例提供一种芯片电路,包括M个处理器组、至少一个第一管理芯片和每个第一管理芯片对应的存储器,所述处理器组中包括主处理器,所述M为大于或等于1的整数,其中,
[0006]所述处理器组中的主处理器通过总线与所述至少一个第一管理芯片连接;
[0007]所述第一管理芯片与对应的存储器连接;
[0008]所述存储器用于存储多个所述处理器组的启动文件和配置参数。
[0009]在一种可能的实施方式中,所述第一管理芯片中设置有N个第一升级集成电路I3C控制器,所述主处理器中设置有第二I3C控制器,所述N为大于或等于1的整数;
[0010]所述芯片电路中包括N条I3C总线,所述主处理器通过对应的I3C总线与所述至少一个第一管理芯片连接。
[0011]在一种可能的实施方式中,所述第一I3C控制器为I3C主控制器,所述第二I3C控制器为I3C从控制器,所述N等于所述M;
[0012]所述主处理器中的I3C从控制器通过对应的I3C总线,与所述第一管理芯片中对应的I3C主控制器连接。
[0013]在一种可能的实施方式中,所述第一I3C控制器为I3C从控制器,所述第二I3C控制器为I3C主控制器,所述N等于所述M;
[0014]所述主处理器中的I3C主控制器通过对应的I3C总线,与所述第一管理芯片中对应的I3C从控制器连接。
[0015]在一种可能的实施方式中,所述第一I3C控制器为I3C主控制器,所述第二I3C控制器为I3C从控制器,所述N小于所述M;
[0016]所述主处理器中的I3C从控制器通过对应的I3C总线,与所述第一管理芯片中的所述一个I3C主控制器连接。
[0017]在一种可能的实施方式中,所述电路还包括第二管理芯片,第二管理芯片中设置有第二I3C控制器,其中,
[0018]所述第二管理芯片通过对应的I3C总线与所述至少一个第一管理芯片连接。
[0019]在一种可能的实施方式中,所述至少一个第一管理芯片中包括主管理芯片和备管理芯片,所述主管理芯片对应第一存储器,所述备管理芯片对应第二存储器,其中,
[0020]所述主管理芯片用于向所述备管理芯片同步所述第一存储器中的启动文件和配置参数。
[0021]在一种可能的实施方式中,
[0022]所述第一管理芯片为基板管理控制器BMC;和/或,
[0023]所述第二管理芯片为BMC。
[0024]第二方面,本申请实施例提供一种处理器的启动方法,应用于第一方面任一项所述的芯片电路,所述方法包括:
[0025]在处理器中的第二I3C控制器获取到所述处理器的启动指令之后,所述第二I3C控制器通过I3C总线向第一管理芯片中的第一I3C控制器发送获取请求;
[0026]所述第一管理芯片根据所述获取请求,在对应的存储器中获取所述处理器的目标启动文件和配置参数,并通过所述I3C总线向所述处理器发送所述目标启动文件和所述配置参数;
[0027]所述处理器根据所述目标启动文件和所述配置参数进行启动。
[0028]在一种可能的实施方式中,所述第一管理芯片根据所述获取请求,在对应的存储器中获取所述处理器的目标启动文件,包括:
[0029]所述第一管理芯片根据所述获取请求,在所述存储器中确定所述处理器对应的至少一个启动文件,所述至少一个启动文件的文件版本不同;
[0030]所述第一管理芯片在所述至少一个启动文件中确定所述目标启动文件。
[0031]在一种可能的实施方式中,所述芯片电路设置在电子设备中;所述第一管理芯片在所述至少一个启动文件中确定所述目标启动文件,包括:
[0032]所述第一管理芯片控制在所述电子设备的显示界面中显示所述至少一个启动文件的至少一个文件信息;
[0033]响应于对所述至少一个文件信息中的目标文件信息的选中操作,将所述目标文件信息对应的启动文件确定为所述目标启动文件。
[0034]在一种可能的实施方式中,所述至少一个第一管理芯片中包括主管理芯片和备管理芯片,所述主管理芯片对应第一存储器,所述备管理芯片对应第二存储器;所述方法还包括:
[0035]所述主管理芯片向所述备管理芯片同步更新后的启动文件和配置参数。
[0036]在一种可能的实施方式中,所述方法还包括:
[0037]在所述主管理芯片故障时,所述备管理芯片切换为主管理芯片。
[0038]第三方面,本申请实施例提供一种服务器,包括第一方面任一项所述的芯片电路。
[0039]本申请实施例提供一种芯片电路、处理器的启动方法及服务器,芯片电路中可以包括M个处理器组、至少一个第一管理芯片和每个第一管理芯片对应的存储器。处理器组中的主处理器可以通过总线与至少一个第一管理芯片连接,第一管理芯片可以与对应的存储
器连接。多个处理器组中的主处理器可以分别通过第一管理芯片,在存储器中获取对应的启动文件和配置参数。由于可以通过至少一个管理芯片对存储器中的多个启动文件进行管理,提高了对启动文件管理的灵活性。
附图说明
[0040]此处所说明的附图用来提供对本申请的进一步理解,构成本申请的一部分,本申请的示意性实施例及其说明用于解释本申请,并不构成对本申请的不当限定。在附图中:
[0041]图1为本申请示例性实施例提供的一种应用场景的示意图;
[0042]图2为本申请示例性实施例提供的一种芯片电路的结构示意图一;
[0043]图3为本申请示例性实施例提供的一种芯片电路的结构示意图二;
[0044]图4为本申请示例性实施例提供的一种芯片电路的结构示意图三;
[0045]图5为本申请示例性实施例提供的一种芯片电路的结构示意图四;
[0046]图6为本申请示例性实施例提供的一种芯片电路的结构示意图五;
[0047]图7为本申请示例性实施例提供的一种芯片电路的结构示意图六;
[0048]图8为本申请示例性实施例提供的一种芯片电路的结构示意图七;
[0049]图9为本申请示例性实施例提供的一种芯片电路的结构示意图八;
[0050]图10为本申请示例性实施例提供的一本文档来自技高网
...

【技术保护点】

【技术特征摘要】
1.一种芯片电路,其特征在于,包括M个处理器组、至少一个第一管理芯片和每个第一管理芯片对应的存储器,所述处理器组中包括主处理器,所述M为大于或等于1的整数,其中,所述处理器组中的主处理器通过总线与所述至少一个第一管理芯片连接;所述第一管理芯片与对应的存储器连接;所述存储器用于存储多个所述处理器组的启动文件和配置参数。2.根据权利要求1所述的电路,其特征在于,所述第一管理芯片中设置有N个第一升级集成电路I3C控制器,所述主处理器中设置有第二I3C控制器,所述N为大于或等于1的整数;所述芯片电路中包括N条I3C总线,所述主处理器通过对应的I3C总线与所述至少一个第一管理芯片连接。3.根据权利要求2所述的电路,其特征在于,所述第一I3C控制器为I3C主控制器,所述第二I3C控制器为I3C从控制器,所述N等于所述M;所述主处理器中的I3C从控制器通过对应的I3C总线,与所述第一管理芯片中对应的I3C主控制器连接。4.根据权利要求2所述的电路,其特征在于,所述第一I3C控制器为I3C从控制器,所述第二I3C控制器为I3C主控制器,所述N等于所述M;所述主处理器中的I3C主控制器通过对应的I3C总线,与所述第一管理芯片中对应的I3C从控制器连接。5.根据权利要求2所述的电路,其特征在于,所述第一I3C控制器为I3C主控制器,所述第二I3C控制器为I3C从控制器,所述N小于所述M;所述主处理器中的I3C从控制器通过对应的I3C总线,与所述第一管理芯片中的所述一个I3C主控制器连接。6.根据权利要求1

5任一项所述的电路,其特征在于,所述电路还包括第二管理芯片,第二管理芯片中设置有第二I3C控制器,其中,所述第二管理芯片通过对应的I3C总线与所述至少一个第一管理芯片连接。7.根据权利要求1

6任一项所述的电路,其特征在于,所述至少一个第一管理芯片中包括主管理芯片和备管理芯片,所述主管理芯片对应第一存储器,所述备管理芯片对应第二存储器,其中,所述主管理芯片用于向所述备管理芯片同步所述第一存储器中的启...

【专利技术属性】
技术研发人员:周述铭蔡恒
申请(专利权)人:阿里巴巴中国有限公司
类型:发明
国别省市:

网友询问留言 已有0条评论
  • 还没有人留言评论。发表了对其他浏览者有用的留言会获得科技券。

1