像素电路、驱动方法、显示面板及显示装置制造方法及图纸

技术编号:36538890 阅读:21 留言:0更新日期:2023-02-01 16:31
本发明专利技术公开了像素电路、驱动方法、显示面板及显示装置,包括,发光器件、驱动晶体管、数据写入电路、阈值补偿电路、初始化电路、降噪电路、发光控制电路、第一存储电路以及第二存储电路。数据写入电路被配置为响应于第一控制信号端的信号,将数据信号端的数据电压信号输入第一节点;阈值补偿电路被配置为响应于第二控制信号端的信号,将驱动晶体管的第二极与驱动晶体管的栅极导通;初始化电路被配置为对驱动晶体管的栅极、第二节点以及发光器件进行初始化;发光控制电路被配置为响应于第一发光控制信号端的信号,将参考电压信号端与第一节点导通,以及响应于第二发光控制信号端的信号,将驱动晶体管的第二极与发光器件导通,驱动发光器件发光。器件发光。器件发光。

【技术实现步骤摘要】
像素电路、驱动方法、显示面板及显示装置


[0001]本专利技术涉及显示
,特别涉及像素电路、驱动方法、显示面板及显示装置。

技术介绍

[0002]有机发光二极管(Organic Light Emitting Diode,OLED)显示器是当今平板显示器研究领域的热点之一,与液晶显示器(Liquid Crystal Display,LCD)相比,OLED显示器具有低能耗、生产成本低、自发光、宽视角及响应速度快等优点。一般OLED显示装置中采用像素电路来驱动发光器件发光。

技术实现思路

[0003]本专利技术实施例提供的像素电路,包括:
[0004]发光器件;
[0005]驱动晶体管,被配置为根据数据电压信号产生驱动所述发光器件发光的驱动电流;
[0006]数据写入电路,被配置为响应于第一控制信号端的信号,将数据信号端的数据电压信号输入第一节点;
[0007]阈值补偿电路,被配置为响应于第二控制信号端的信号,将所述驱动晶体管的第二极与所述驱动晶体管的栅极导通;
[0008]初始化电路,被配置为对所述驱动晶体管的栅极、第二节点以及发光器件进行初始化;
[0009]降噪电路,被配置为响应于第三控制信号端的信号,将所述驱动晶体管的第二极与所述第一节点导通;
[0010]发光控制电路,被配置为响应于第一发光控制信号端的信号,将参考电压信号端与所述第一节点导通,以及响应于第二发光控制信号端的信号,将所述驱动晶体管的第二极与所述发光器件导通,驱动所述发光器件发光;
[0011]第一存储电路,被配置为保持所述第一节点与所述第二节点之间的电压差稳定;
[0012]第二存储电路,被配置为保持所述第二节点与所述驱动晶体管的栅极之间的电压差稳定。
[0013]在一些可能的实施方式中,所述初始化电路进一步被配置为响应于所述第一控制信号端的信号,将第一初始化信号端的信号提供给所述驱动晶体管的栅极,响应于所述第二控制信号端的信号,将第一电源端的信号提供给所述第二节点,响应于第四控制信号端的信号,将所述第一初始化信号端的信号提供给所述发光器件。
[0014]在一些可能的实施方式中,所述初始化电路包括第一晶体管、第二晶体管、第三晶体管以及第四晶体管;所述第一晶体管的栅极与所述第四控制信号端耦接,所述第一晶体管的第一极与所述第一初始化信号端耦接,所述第一晶体管的第二极与所述发光器件耦接;所述第二晶体管的栅极与所述第一控制信号端耦接,所述第二晶体管的第一极与所述
驱动晶体管的栅极耦接,所述第二晶体管的第二极与所述第一初始化信号端耦接;所述第三晶体管的栅极与所述第一控制信号端耦接,所述第三晶体管的第一极与所述第二节点耦接,所述第三晶体管的第二极与所述第一电源端耦接;所述第四晶体管的栅极与所述第二控制信号端耦接,所述第四晶体管的第一极与所述第二节点耦接,所述第四晶体管的第二极与所述第一电源端耦接。
[0015]在一些可能的实施方式中,所述初始化电路进一步被配置为响应于第五控制信号端的信号,将第二初始化信号端的信号提供给所述驱动晶体管的栅极,响应于所述第一发光控制信号端的信号,将第一电源端的信号提供给所述第二节点,响应于第六控制信号端的信号,将所述第二初始化信号端的信号提供给所述发光器件。
[0016]在一些可能的实施方式中,所述初始化电路包括第五晶体管、第六晶体管以及第七晶体管;所述第五晶体管的栅极与所述第五控制信号端耦接,所述第五晶体管的第一极与所述驱动晶体管的栅极耦接,所述第五晶体管的第二极与所述第二初始化信号端耦接;所述第六晶体管的栅极与所述第六控制信号端耦接,所述第六晶体管的第一极与所述发光器件耦接,所述第六晶体管的第二极与所述第二初始化信号端耦接;所述第七晶体管的栅极与所述第一发光控制信号端耦接,所述第七晶体管的第一极与所述第二节点耦接,所述第七晶体管的第二极与所述第一电源端耦接。
[0017]在一些可能的实施方式中,所述第一发光控制信号端与所述第二发光控制信号端为同一信号端。
[0018]在一些可能的实施方式中,所述初始化电路进一步被配置为响应于所述第一控制信号端和第七控制信号端的信号,将第三初始化信号端的信号提供给所述驱动晶体管的栅极,响应于所述第七控制信号端的信号,将所述第一电源端的信号提供给所述第二节点,响应于第八控制信号端的信号,将所述第三初始化信号端的信号提供给所述发光器件。
[0019]在一些可能的实施方式中,所述初始化电路包括第八晶体管、第九晶体管、第十晶体管以及第十一晶体管;所述第八晶体管的栅极与所述第八控制信号端耦接,所述第八晶体管的第一极与所述第三初始化信号端耦接,所述第八晶体管的第二极与所述发光器件耦接;所述第九晶体管的栅极与所述第一控制信号端耦接,所述第九晶体管的第一极与所述阈值补偿电路耦接,所述第九晶体管的第二极与所述第三初始化信号端耦接;所述第十晶体管的栅极与所述第七控制信号端耦接,所述第十晶体管的第一极与所述驱动晶体管的栅极耦接,所述第十晶体管的第二极与所述第九晶体管的第一极耦接;所述第十一晶体管的栅极与所述第七控制信号端耦接,所述第十一晶体管的第一极与所述第二节点耦接,所述第十一晶体管的第二极与所述第一电源端耦接。
[0020]在一些可能的实施方式中,所述数据写入电路包括第十二晶体管;
[0021]所述第十二晶体管的栅极与所述第一控制信号端耦接,所述第十二晶体管的第一极与所述数据信号端耦接,所述第十二晶体管的第二极与所述第一节点耦接。
[0022]在一些可能的实施方式中,所述阈值补偿电路包括第十三晶体管;所述第十三晶体管的栅极与所述第二控制信号端耦接,所述第十三晶体管的第一极与所述驱动晶体管的栅极耦接,所述第十三晶体管的第二极与所述驱动晶体管的第二极耦接。
[0023]在一些可能的实施方式中,所述降噪电路包括第十四晶体管;所述第十四晶体管的栅极与所述第三控制信号端耦接,所述第十四晶体管的第一极与所述第一节点耦接,所
述第十四晶体管的第二极与所述驱动晶体管的第二极耦接。
[0024]在一些可能的实施方式中,所述发光控制电路包括第十五晶体管以及第十六晶体管;所述第十五晶体管的栅极与所述第一发光控制信号端耦接,所述第十五晶体管的第一极与所述参考电压信号端耦接,所述第十五晶体管的第二极与所述第一节点耦接;所述第十六晶体管的栅极与所述第二发光控制信号端耦接,所述第十六晶体管的第一极与所述驱动晶体管的第二极耦接,所述第十六晶体管的第二极与所述发光器件耦接。
[0025]在一些可能的实施方式中,所述第一存储电路包括第一电容;所述第一电容的第一电极与所述第一节点耦接,所述第一电容的第二电极与所述第二节点耦接;和/或,所述第二存储电路包括第二电容;所述第二电容的第一电极与所述第二节点耦接,所述第二电容的第二电极与所述驱动晶体管的栅极耦接。
[0026]本专利技术实施例提供的显示面板,包括上述的像素电路。
[0027]本专利技术实施例提供的显示装置,包括上述本文档来自技高网
...

【技术保护点】

【技术特征摘要】
1.一种像素电路,其特征在于,包括,发光器件;驱动晶体管,被配置为根据数据电压信号产生驱动所述发光器件发光的驱动电流;数据写入电路,被配置为响应于第一控制信号端的信号,将数据信号端的数据电压信号输入第一节点;阈值补偿电路,被配置为响应于第二控制信号端的信号,将所述驱动晶体管的第二极与所述驱动晶体管的栅极导通;初始化电路,被配置为对所述驱动晶体管的栅极、第二节点以及发光器件进行初始化;降噪电路,被配置为响应于第三控制信号端的信号,将所述驱动晶体管的第二极与所述第一节点导通;发光控制电路,被配置为响应于第一发光控制信号端的信号,将参考电压信号端与所述第一节点导通,以及响应于第二发光控制信号端的信号,将所述驱动晶体管的第二极与所述发光器件导通,驱动所述发光器件发光;第一存储电路,被配置为保持所述第一节点与所述第二节点之间的电压差稳定;第二存储电路,被配置为保持所述第二节点与所述驱动晶体管的栅极之间的电压差稳定。2.如权利要求1所述的像素电路,其特征在于,所述初始化电路进一步被配置为响应于所述第一控制信号端的信号,将第一初始化信号端的信号提供给所述驱动晶体管的栅极,响应于所述第二控制信号端的信号,将第一电源端的信号提供给所述第二节点,响应于第四控制信号端的信号,将所述第一初始化信号端的信号提供给所述发光器件。3.如权利要求2所述的像素电路,其特征在于,所述初始化电路包括第一晶体管、第二晶体管、第三晶体管以及第四晶体管;所述第一晶体管的栅极与所述第四控制信号端耦接,所述第一晶体管的第一极与所述第一初始化信号端耦接,所述第一晶体管的第二极与所述发光器件耦接;所述第二晶体管的栅极与所述第一控制信号端耦接,所述第二晶体管的第一极与所述驱动晶体管的栅极耦接,所述第二晶体管的第二极与所述第一初始化信号端耦接;所述第三晶体管的栅极与所述第一控制信号端耦接,所述第三晶体管的第一极与所述第二节点耦接,所述第三晶体管的第二极与所述第一电源端耦接;所述第四晶体管的栅极与所述第二控制信号端耦接,所述第四晶体管的第一极与所述第二节点耦接,所述第四晶体管的第二极与所述第一电源端耦接。4.如权利要求1所述的像素电路,其特征在于,所述初始化电路进一步被配置为响应于第五控制信号端的信号,将第二初始化信号端的信号提供给所述驱动晶体管的栅极,响应于所述第一发光控制信号端的信号,将第一电源端的信号提供给所述第二节点,响应于第六控制信号端的信号,将所述第二初始化信号端的信号提供给所述发光器件。5.如权利要求4所述的像素电路,其特征在于,所述初始化电路包括第五晶体管、第六晶体管以及第七晶体管;所述第五晶体管的栅极与所述第五控制信号端耦接,所述第五晶体管的第一极与所述驱动晶体管的栅极耦接,所述第五晶体管的第二极与所述第二初始化信号端耦接;所述第六晶体管的栅极与所述第六控制信号端耦接,所述第六晶体管的第一极与所述
发光器件耦接,所述第六晶体管的第二极与所述第二初始化信号端耦接;所述第七晶体管的栅极与所述第一发光控制信号端耦接,所述第七晶体管的第一极与所述第二节点耦接,所述第七晶体管的第二极与所述第一电源端耦接。6.如权利要求4所述的像素电路,其特征在于,所述第一发光控制信号端与所述第二发光控制信号端为同一信号端。7.如权利要求1所述的像素电路,其特征在于,所述初始化电路进一步被配置为响应于所述第一控制信号端和第七控制信号端的信号,将第三初始化信号端的信号提供给所述驱动晶体管的栅极,响应于所述第七控制信号端的信号,将所述第一电源端的信号提供给所述第二节点,响应于第八控制信号端的信号,将所述第三初始化信号端的信号提供给所述发光器件。8.如权利要求7所述的像素电路,其特征在于,所述初始化电路包括第八晶体管、第九晶体管、第十晶体管...

【专利技术属性】
技术研发人员:孙拓赵旭亮刘利宾
申请(专利权)人:京东方科技集团股份有限公司
类型:发明
国别省市:

网友询问留言 已有0条评论
  • 还没有人留言评论。发表了对其他浏览者有用的留言会获得科技券。

1