一种缩短芯片多电源供电时间差的供电电路制造技术

技术编号:36538610 阅读:11 留言:0更新日期:2023-02-01 16:30
本发明专利技术涉及一种缩短芯片多电源供电时间差的供电电路,属于芯片供电领域。本发明专利技术通过分压电路在电源转换模块尚未工作时进行暂时替代,缩短芯片IO电压和内核电压上电时间;本发明专利技术通过多路开关实现分压电路和电源转换模块的2种1.8V电压的切换;本发明专利技术通过对电源转换模块的1.8V输出进行电压检测来确定是否切换分路开关的输入,确保内核电压供电稳定;本发明专利技术通过稳压电路保证了在电压切换过程中的电压稳定,不会造成内核掉电;本发明专利技术利用电阻分压、电源开关切换和电压保持技术缩短了内核电压和IO电压的上电时间差,并且在电压切换过程中完成了无缝切换,确保了芯片在上电过程中保持稳定,具有十分重要的应用意义。具有十分重要的应用意义。具有十分重要的应用意义。

【技术实现步骤摘要】
一种缩短芯片多电源供电时间差的供电电路


[0001]本专利技术属于芯片供电领域,具体涉及一种缩短芯片多电源供电时间差的供电电路。

技术介绍

[0002]在芯片上电过程中,芯片需要对内核和IO分别上电,二者电压不同,这就会导致内核电压和IO电压存在着上电时间差,如果时间差过大,在该时间差内系统如果对于芯片进行不当操作,会导致芯片出现不可预知的错误,引起整个系统工作错误。
[0003]因此,本专利技术根据芯片内核电压和IO电压存在供电时间差的特点,利用电阻分压技术和无毛刺开关切换技术实现了内核电压的提前供电,缩短芯片内核电压和IO电压之间的上电时间差,提高了系统可靠性。

技术实现思路

[0004](一)要解决的技术问题
[0005]本专利技术要解决的技术问题是如何提供一种缩短芯片多电源供电时间差的供电电路,以解决由于芯片内核电压(核电)与IO供电电压不同导致的IO供电和核电供电之间时间差距过大导致的工作风险。
[0006](二)技术方案
[0007]为了解决上述技术问题,本专利技术提出一种缩短芯片多电源供电时间差的供电电路,该电路包括电源转换模块、电压检测模块、多路开关模块、分压电路、稳压电路和芯片;
[0008]电源转换模块的输入连接系统3.3V供电,输出1.8V电压连接多路开关的输入端和电压检测模块的输入端;
[0009]电压检测模块连的输入端连接到电源检测模块输出的1.8V电压,用于检测电源转换模块输出的1.8V电压,并输出切换信号到多路开关模块;r/>[0010]分压电路的输入连接系统3.3V供电,输出分压后的1.8V电压连接到多路开关的其中一个输入端;
[0011]多路开关的输出连接稳压电路的输入端,输出电压为1.8V。并且根据切换信号,将输入从分压电路切换为电源转换模块;
[0012]稳压电路的输入连接多路开关输出端,输出连接芯片的1.8V内核电源引脚;
[0013]芯片的IO引脚连接系统3.3V供电,芯片内核电源引脚连接稳压电路输出的1.8V。
[0014]进一步地,电压检测模块选用复位电压检测电路芯片。
[0015]进一步地,电压检测模块选用MAX813L。
[0016]进一步地,多路开关模块选用MAX333芯片。
[0017]进一步地,分压电路采用电阻分压实现。
[0018]进一步地,稳压电路选用AX5621实现。
[0019]进一步地,多路开关模块默认上电通路为分压电路与芯片内核电源引脚连接,分
压电路通过计算将3.3V电压输入转换成1.8V电压输出,转换时间忽略不计。
[0020]进一步地,系统3.3V上电,芯片IO引脚直接得到3.3V供电,同时分压电路将3.3V转换成1.8V电压输出,通过分路开关输出给芯片内核电源引脚,作为电源转换模块为准备好电压输出之前的暂时替代,保证了3.3V和1.8V几乎同时上电,在此同时,电源转换模块启动将3.3V电压转换为1.8V电压的工作。
[0021]进一步地,当电源转换模块完成启动工作,正常输出1.8V电压时,电压检测电路检测到电源转换模块输出的1.8V电压,将多路开关模块的输入由分压电路切换到电源转换模块输出的1.8V,为芯片内核供电。
[0022]进一步地,稳压电路在切换时保证内核供电稳定在1.8V。
[0023](三)有益效果
[0024]本专利技术提出一种缩短芯片多电源供电时间差的供电电路,可以应用在采用多电源供电的芯片使用之中。具体是为了解决由于芯片内核电压(核电)与IO供电电压不同导致的IO供电和核电供电之间时间差距过大导致的工作风险。该方法利用电阻分压、电源开关切换和电压保持技术缩短了内核电压和IO电压的上电时间差,并且在电压切换过程中完成了无缝切换,确保了芯片在上电过程中保持稳定,具有十分重要的应用意义。
[0025]本专利技术的技术优势在于:1.通过分压电路在电源转换模块尚未工作时进行暂时替代,缩短芯片IO电压和内核电压上电时间。2.通过多路开关实现分压电路和电源转换模块的2种1.8V电压的切换;3.通过对电源转换模块的1.8V输出进行电压检测来确定是否切换分路开关的输入,确保内核电压供电稳定。4.通过稳压电路保证了在电压切换过程中的电压稳定,不会造成内核掉电;5.该模块完全由硬件实现,不需要软件即可缩短内核电压和IO电压上电时间差和电压无毛刺切换,在一定程度上节省了时间和成本。
附图说明
[0026]图1为本专利技术常规芯片供电图;
[0027]图2为本专利技术的电路结构图;
[0028]图3为本专利技术的供电流程图。
具体实施方式
[0029]为使本专利技术的目的、内容和优点更加清楚,下面结合附图和实施例,对本专利技术的具体实施方式作进一步详细描述。
[0030]本专利技术涉及一种一种缩短芯片多电源供电时间差方法,可以应用在采用多电源供电的芯片使用之中。具体是为了解决由于芯片内核电压(核电)与IO供电电压不同导致的IO供电和核电供电之间时间差距过大导致的工作风险。该方法利用电阻分压、电源开关切换和电压保持技术缩短了内核电压和IO电压的上电时间差,并且在电压切换过程中完成了无缝切换,确保了芯片在上电过程中保持稳定,具有十分重要的应用意义。
[0031]本专利技术的目的在于提供一种缩短芯片内核电压和IO电压上电时间差的方法。
[0032]本专利技术的技术方案如下:
[0033]本方案适用于通过利用电源转换模块将IO电压转换为内核电压进行供电的芯片。芯片的IO电压往往高于内核电压,以常用的芯片为例,其IO电压为3.3V,内核电压为1.8V。
在上述设计中,系统先对IO电压进行上电,然后通过3.3V

1.8V的电源转换模块对内核进行供电。由于在转换过程中,3.3V电压先于1.8V电压有效,因此二者之间存在着时间差,在某些芯片中可以达到毫秒级别。如果系统未对上电进行控制,在IO完成上电,内核尚未完成上电期间对芯片进行操作,会导致芯片工作错误,进而引起整个系统错误。供电方式如图1所示。
[0034]本方案为了避免上述错误发生,采用电阻分压技术、电源开关切换技术和电压保持技术缩短了内核电压和IO电压的上电时间差。改进后的方案如图2所示,相比较于原方案芯片内核电压引脚与电源转换模块的1.8V输出引脚直接相连的方式,本方案在芯片内核供电引脚与1.8V电压之间引入了多路开关,开关的1路连接电源转换模块的1.8V输出,另1路连接了分压电路。该分压电路是通过3.3V进行分压输出1.8V,其转换时间可以忽略不计,认为1.8V和3.3V是同时产生的。开关的切换是通过电压检测电路来检测电源转换模块的1.8V输出电压进行实现。开关与芯片的内核电压引脚之间连接稳压电路进行电压保持,用来实现电压无毛刺切换。
[0035]下面结合附图对本专利技术做进一步的详细说明。
[0036]本专利技术的缩短芯片多电源供电时间差的供电电路包括:电源转换模块、电压检测本文档来自技高网...

【技术保护点】

【技术特征摘要】
1.一种缩短芯片多电源供电时间差的供电电路,其特征在于,该电路包括电源转换模块、电压检测模块、多路开关模块、分压电路、稳压电路和芯片;电源转换模块的输入连接系统3.3V供电,输出1.8V电压连接多路开关的输入端和电压检测模块的输入端;电压检测模块连的输入端连接到电源检测模块输出的1.8V电压,用于检测电源转换模块输出的1.8V电压,并输出切换信号到多路开关模块;分压电路的输入连接系统3.3V供电,输出分压后的1.8V电压连接到多路开关的其中一个输入端;多路开关的输出连接稳压电路的输入端,输出电压为1.8V;并且根据切换信号,将输入从分压电路切换为电源转换模块;稳压电路的输入连接多路开关输出端,输出连接芯片的1.8V内核电源引脚;芯片的IO引脚连接系统3.3V供电,芯片内核电源引脚连接稳压电路输出的1.8V。2.如权利要求1所述的缩短芯片多电源供电时间差的供电电路,其特征在于,电压检测模块选用复位电压检测电路芯片。3.如权利要求2所述的缩短芯片多电源供电时间差的供电电路,其特征在于,电压检测模块选用MAX813L。4.如权利要求1所述的缩短芯片多电源供电时间差的供电电路,其特征在于,多路开关模块选用MAX333芯片。5.如权利要求1所述的缩短芯片多电源供电时间差的供电电路,其特征在于,分...

【专利技术属性】
技术研发人员:李鑫章飚杨阳朱天成曾永红
申请(专利权)人:天津津航计算技术研究所
类型:发明
国别省市:

网友询问留言 已有0条评论
  • 还没有人留言评论。发表了对其他浏览者有用的留言会获得科技券。

1