【技术实现步骤摘要】
反相器电路、使用该反相器电路的选通驱动器和显示装置
[0001]本公开涉及一种反相器电路(inverter circuit)、使用该反相器电路的选通驱动器和显示装置。
技术介绍
[0002]显示装置包括液晶显示(LCD)装置、电致发光显示装置、场发射显示(FED)装置、等离子显示面板(PDP)等。
[0003]根据发光层的材料,电致发光显示装置分为无机发光显示装置和有机发光显示装置。有源矩阵型有机发光显示装置使用自身发光的自发光元件(例如,有机发光二极管(以下称为“OLED”))来再现输入图像。有机发光显示装置具有响应速度快以及发光效率高、亮度高和视角大的优点。
[0004]一些显示装置(例如,液晶显示装置或有机发光显示装置)包括包含多个子像素的显示面板、输出用于驱动显示面板的驱动信号的驱动器、产生要提供给显示面板或驱动器的电力的电源等。驱动器包括向显示面板提供扫描信号或选通信号的选通驱动器,以及向显示面板提供数据信号的数据驱动器。
[0005]在这种显示装置中,当驱动信号(例如,扫描信号、EM信号和数据信号)提供给显示面板中形成的多个子像素时,选定子像素透射光或直接发射光,从而显示图像。
[0006]在这种情况下,选通驱动器控制Q节点和Qb节点的充电和放电,以向显示面板提供扫描信号或选通信号。然而,由于Q节点的纹波,可能会出现漏电流和故障。
技术实现思路
[0007]本公开旨在解决所有上述必要性和问题。
[0008]本公开旨在提供一种反相器电路、使用该反相器电 ...
【技术保护点】
【技术特征摘要】
1.一种反相器电路,所述反相器电路包括:第一晶体管,所述第一晶体管连接在高电位电压线和第一节点之间;第二晶体管,所述第二晶体管具有连接到所述第一节点的栅极,并且根据所述第一节点的电压而导通,以将第二控制节点充电至施加到所述高电位电压线的高电位电压;第三晶体管,所述第三晶体管具有连接到第一控制节点的栅极、连接到所述第一节点的第一电极和连接到所述第二控制节点的第二电极;以及第四晶体管,所述第四晶体管具有连接到所述第一控制节点的栅极、连接到所述第二控制节点的第一电极和连接到低电位电压线的第二电极,其中,所述第三晶体管和所述第四晶体管根据所述第一控制节点的电压而导通,以使所述第二控制节点放电至施加到所述低电位电压线的低电位电压。2.根据权利要求1所述的反相器电路,其中,所述第三晶体管和所述第四晶体管具有串联连接在所述第一节点和所述低电位电压线之间的结构。3.根据权利要求1所述的反相器电路,所述反相器电路还包括电容器,所述电容器的一端连接到所述第一节点并且所述电容器的另一端连接到所述第二控制节点。4.根据权利要求1所述的反相器电路,其中,当高电压施加到所述第一控制节点时,所述第三晶体管和所述第四晶体管导通,以使所述第一节点和所述第二控制节点放电至所述低电位电压线的所述低电位电压,并且所述第二晶体管的栅源电压保持在0V。5.根据权利要求1所述的反相器电路,其中,当低电压施加到所述第二控制节点时,所述第三晶体管和所述第四晶体管导通,并且由此所述第二晶体管的栅源电压为0V。6.根据权利要求1所述的反相器电路,其中,所述第一晶体管具有连接到所述高电位电压线的栅极和第一电极以及连接到所述第一节点的第二电极,并且所述第三晶体管和所述第四晶体管具有直接连接到所述第一控制节点的栅极。7.根据权利要求1所述的反相器电路,其中,所述第一晶体管具有连接到在所述反相器电路所属于的第n信号传输单元之前的第n
‑
1信号传输单元的第二控制节点的栅极、连接到所述高电位电压线的第一电极和连接到所述第一节点的第二电极,n为大于1的正整数,并且所述第三晶体管和所述第四晶体管具有连接到被配置为与所述第一控制节点连接的另一控制节点的栅极。8.根据权利要求1所述的反相器电路,其中,所述第一晶体管至所述第四晶体管由n沟道薄膜晶体管实现。9.一种选通驱动器,所述选通驱动器包括经由进位线级联连接的多个信号传输单元,第n信号传输单元的进位信号从其它信号传输单元施加到所述进位线,其中,n为正整数,并且所述第n信号传输单元包括:第一电路单元,所述第一电路单元被配置为从所述其它信号传输单元接收所述进位信号以对第一控制节点充电;第二电路单元,所述第二电路单元包括被配置为根据所述第一控制节点的电压而使第二控制节点放电的反相器电路;以及第三电路单元,所述第三电路单元被配置为基于所述第一控制节点和所述第二控制节点的电位输出基于第一高电位电压和第一低电位电压的选通信号,
所述反相器电路包括:第一晶体管,所述第一晶体管连接在第二高电位电压线和第一节点之间;第二晶体管,所述第二晶体管具有连接到所述第一节点的栅极,并且根据所述第一节点的电压而导通,以将所述第二控制节点充电至施加到所述第二高电位电压线的第二高电位电压;第三晶体管,所述第三晶体管具有连接到所述第一控制节点的栅极、连接到所述第一节点的第一电极和连接到所述第二控制节点的第二电极;以及第四晶体管,所述第四晶体管具有连接到所述第一控制节点的栅极、连接到所述第二控制节点的第一电极和连接到第二低电位电压线的第二电极,并且所述第三晶体管和所述第四晶体管根据所述第一控制节点的电压而导通,以将所述第二控制节点放电至施加到所述第二低电位电压线的第二低电位电压。10.根据权利要求9所述的选通驱动器,其中,当高电压施加到所述第一控制节点时,所述第三晶体管和所述第四晶体管导通,以使所述第一节点和所述第二控制节点放电至所述第二低电位电压线的所述第二低电位电压,并且所述第二晶体管的栅源电压保持在0V。11.根据权利要求9所述的选通驱动器,其中,当低电压施加到所述第二控制节点时,所述第三晶体管和所述第四晶体管导通,并且由此所述第二晶体管的栅源电压变为0V。12.根据权利要求9所述的选通驱动器,其中,所述第一晶体管具有连接到所述第二高...
还没有人留言评论。发表了对其他浏览者有用的留言会获得科技券。