用于在双重系统中快速转换的装置及方法制造方法及图纸

技术编号:3620185 阅读:139 留言:0更新日期:2012-04-11 18:40
本发明专利技术公开了一种用于在双重系统中快速转换的装置及方法。该装置及方法通过使用一种中断方法验证另一侧的状态,并同时通过分离开控制寄存器及状态寄存器来增加处理速度,以便验证故障位置及内容,以及还通过在控制寄存器及状态寄存器中包括一个组/单元的地址及故障状态信息,严格地根据待转换单元的位置及故障状态信息来进行转换。(*该技术在2015年保护过期,可自由使用*)

【技术实现步骤摘要】

本专利技术涉及在双重系统中快速转换的装置及方法,更具体地,涉及在其中当一个当导公用天线电视(CATV)系统中双重系统的一个系统故障时,该系统快速地被转换到另一系统的双重系统中快速转换的装置及方法。在用于双重系统的传统转换方法中,为了验证在运行状态中本身侧的状态,将双重的另一侧的信息存储在一个寄存器或一个存储器的专门区域中,并以查询方式对存储区域中所存储的内容进行访问以便读解其状态,由此根据系统的故障状态来进行复位操作。但是,使用上述传统的方法导致识别另一侧状态的处理机及其它电路的结构复杂化,并且也需要很大的制造成本。而且当多个单元或组待被检验时,由于低的处理速度,在转换前将使整个系统发生故障。因而,双重系统的可靠性变低,一个如光导CATV这样的大系统扩展将是不可能的。另一方面,作为用于CATV的转换技术,例如已由美国专利US5,253,309中公开了一种技术。该公开的光导系统至少包括一个用于从一光源接收光信号的光输入口,一个用于从该光源接收光信号的调制口,一个具有补数输出口的光调制器,及一个光源,其中补数调制输出信号至少施加到一个光传输线路另一端处的单个光接收器。这是为维持专门的电平,利用将光信号在光调制器中调制成一种补数形式,以减少系统的S/N比率,分别地将调制信号提供给两个单独的光接收器。在一个实施例中,将两个补数信号提供给相互独立的光接收器,或提供给单个均衡接收器,由此使一光调制信号受调制。利用使信号电平加倍来增加S/N比率。在该实施例中,使用了信号光传输通道,并且两个光调制信号用偏振相分离,以致可以在线路接收端被分开检测,及使用了反馈装置来保证两个补数信号处于正确的偏振状态。但是,上述的转换技术是用于分隔一个信号本身,因此,该技术不能应用一种信号本身被交换的转换技术。为了解决上述问题,本专利技术提供一种在双重系统中快速转换的装置及方法,其通过使用一种中断方法检验另一侧的状态,并同时通过分离开控制寄存器及状态寄存器来提高处理速度,以检验故障位置及内容,以及还通过在控制寄存器及状态寄存器中包括一个组/单元的地址及故障状态信息、根据待转换单元的位置及故障状态信息来进行精确地转换。因而,为了达到上述目的,本专利技术采取以下技术方案本专利技术提供了一种在双重系统中快速转换的装置,它包括一个由八个二进制位组成的控制寄存器,依次为其中一个位用于双重系统方式,一个位用于方式状态,一个位用于方式状态的操作状态,及有三个位及二个位分别用于与双重系统连接操作的一个组/单元的每个地址;以及一个由八个二进制位组成的状态寄存器,依次为其中一个位基于控制寄存器的信息用于每个单元/组的连接状态,有三个位用于故障位置信息,有四个位用于故障状态信息,其中一对寄存器被分别地构成,控制寄存器及状态寄存器的每个状态利用每个CPU中的CPU控制信号进行读/写。为了实现上述目的,本专利技术还提供了一种用于在双重系统中快速转换的方法,它包括下列步骤将一侧及另一侧分别设置,为运行状态及待机状态,利用控制寄存器来检验该设置状态;当本身侧处于正常工作时,检验在运行状态中的本身侧控制寄存器的每个方式,利用持续地查询运行状态中本身侧中的状态寄存器的内容来检验待机状态中的另一侧,及如果本身侧处于故障状态,对故障待机状态中的组/单元的地址解码;转换到在待机状态的另一侧;对在运行状态中的本身侧中的控制寄存器的状态进行重新调整及分配,并根据状态寄存器的内容分析故障类型及状态,以便显示及存储被分析信息,然后检验被返回到运行状态的另一侧的控制寄存器的方式,使操作重复进行,其中这些步骤重复下去。本专利技术具有以下效果本专利技术通过在中断方法中设计检验另一侧的状态改善了处理速度,及同时验证了故障位置及内容,由此增加了双重系统的可靠性,并且,利用快速转换装置的专一设计使其易于扩展,亦使制造成本下降。参照以下附图对本专利技术的实施例做具体说明。附图说明图1为表示本专利技术用于双重系统中的一种快速转换装置的构成方框图;图2A为本表示图1中控制寄存器结构的图,而图2B是表示图1中状态寄存器结构的图;图3是本专利技术用于双重系统中的一种快速转换装置的操作流程图。图1表示本专利技术的用于在双重系统中快速转换的装置。利用分开地设置控制寄存器12及22和状态寄存器13及23,每个控制寄存器及状态寄存器的状态由每个CPU11及21的控制信号(CON)进行读/写(RD/WR)。控制寄存器12及22和状态寄存器13及23如图2A及2B中所示那样构成。控制寄存器由八个二进制位构成,依次为一个位(零位)用于双重系统方式(A侧/B侧AB),一个位(第一位)用于方式状态(运行/待机AS),一个位(第二位)用于上述状态的工作状态(运行/故障RF)及三个位(第三至第五位)和二个位(第六至第七位)分别用于与该双重系统连接工作的组/单元的每个地址(单元地址/组地址UA/GA)。状态寄存器由八个二进制位组成,依次为一个位(零位)基于控制寄存器的信息用于每个单元/组的连接状态(启动/截止ED),三个位(第一至第三位)用于故障位置信号(故障类型FT)及四个位(第四至第七位)用于故障状态信息(故障状态FS)。上述这对寄存器是分别地构成的。上述结构的转换操作如下假定处于目前运行状态的一侧是A侧10,及处于待机状态的一侧为B侧20,A侧及B侧的每个CPU11和21利用控制信号(CON)连续及相互地读/写控制寄存器12及22和状态寄存器13及23的状态。这里,处于备用状态的B侧的控制寄存器总是通过CPU11来检验A侧的控制寄存器的RF-位(第二位)的状态,如果当检验值表示一个故障状态时,对相应于3-7位的单元/组地址UA/GA进行访问。然后,状态寄存器由CPU验证存储在A侧10中的状态存器13的故障位置及故障状态,并使A侧10中处于故障状态的单元转换到B侧20的控制寄存器中的相应单元。然后,状态寄存器23使A侧10中的控制寄存器12复位,并根据状态寄存器13的内容分析及存储故障原因。当B侧20处于运行状态时,重复相同的操作。图3表示上述操作的流程图。在步骤S1中,A侧10及B侧20被分别地设置为运行状态及待机状态,并由控制寄存器12及22来验证上述设置的状态。,在步骤S中,对运行状态中本身侧的控制寄存器的每个方式进行检验,如果当A侧处于正常工作时,通过对处于运行状态的本身侧的状态寄存器内容的连续查询来检验处于备用状态的另一侧。如果本身侧处于故障状态,则对处于故障状态的组/单元的地址进行解码。在步骤S3中,向处于备用状态的另一侧的转换。在步骤S3中完成转换过程以后,在步骤S4中,在运行状态中的本身侧中的控制寄存器状态被重新调整及分配,并根据状态寄存器的内容来分析故障类型及状态,以便显示及存储被分析的信息。在步骤S4中,在返回到运行状态的另一侧中的控制寄存器方式被检验,并连续地重复该操作。权利要求1.用于在双重系统的快速转换的装置,其特征在于包括一个由八个二进制位组成的控制寄存器,依次为其中一个位用于双重系统方式、一个位用于方式状态、一个位用于方式状态的操作状态、及有三个位和二个位分别用于与双重系统连接操作的组/单元的每个地址;以及一个由八个二进制位组成的状态寄存器,依次为其中一个位是基于上述控制寄存器信息的每个单元/组的连接状态,有三个位本文档来自技高网...

【技术保护点】
用于在双重系统的快速转换的装置,其特征在于包括:一个由八个二进制位组成的控制寄存器,依次为其中一个位用于双重系统方式、一个位用于方式状态、一个位用于方式状态的操作状态、及有三个位和二个位分别用于与双重系统连接操作的组/单元的每个地址;以及一个由八个二进制位组成的状态寄存器,依次为其中一个位是基于上述控制寄存器信息的每个单元/组的连接状态,有三个位用于故障位置信息,有四个位用于故障状态信息,其中一对所述的寄存器被分别地构成,所述控制寄存器及状态寄存器的每个状态利用每个CPU中的每个CPU控制信号进行读/写。

【技术特征摘要】
...

【专利技术属性】
技术研发人员:卢昌铉
申请(专利权)人:现代电子产业株式会社
类型:发明
国别省市:KR[韩国]

网友询问留言 已有0条评论
  • 还没有人留言评论。发表了对其他浏览者有用的留言会获得科技券。

1
相关领域技术
  • 暂无相关专利