显示屏接收设备及系统技术方案

技术编号:35932336 阅读:56 留言:0更新日期:2022-12-14 10:18
本申请提供的一种显示屏接收设备及系统,包括:视频信号接口;以及可编程逻辑电路板,本申请通过将微处理器和存储芯片封装固定在可编程逻辑电路板上,从而大大减少微处理器与存储芯片之间需要的通信走线,之后再将每个引脚按照功能分为引脚组,每个引脚组之间形成预设留空空间,相较于目前密集的引脚布局,可以方便进行引脚调节,让两层板走线设计更为容易,有助于帮助两层板设计,另一方面通过可编程逻辑电路板内部总线控制MCU、FPGA以及存储芯片之间的信号传输,使得三者信号传输不会受到干扰。扰。扰。

【技术实现步骤摘要】
显示屏接收设备及系统


[0001]本申请涉及显示屏交互系统领域,具体涉及一种显示屏接收设备及系统。

技术介绍

[0002]随着LED(Light Emitting Diode,发光二极管)显示行业的发展,对接收卡产品的成本以及稳定性要求越来越高,目前的显示屏接收设备包括的MCU(Microcontroller Unit,微控制单元)微处理器、存储芯片与FPGA(Field Programmable Gate Array,现场可编程门阵列)上的走线较多,为了合理布局,FPGA需要采用四板设置,且四板设计的走线布局紧密,这样MCU、FPGA以及存储芯片之间的信号传输容易受到干扰,因此迫切需要对显示屏接收设备,以克服目前显示屏接收设备必须四板设计或者MCU、FPGA以及存储芯片之间的信号传输容易受到干扰的问题中的至少一个。

技术实现思路

[0003]本申请提供一种显示屏接收设备及系统,旨在解决目前显示屏接收设备必须四板设计或者MCU、FPGA以及存储芯片之间的信号传输容易受到干扰的问题中的至少一个。
[0004]本申请第一方面实施例提供一种显示屏接收设备,包括:
[0005]视频信号接口;以及
[0006]可编程逻辑电路板,所述可编程逻辑电路板耦接所述视频信号接口,且所述可编程逻辑电路板上封装有微处理器和存储芯片,所述微处理器和存储芯片通过所述可编程逻辑电路板上的总线进行数据传输;
[0007]其中所述可编程逻辑电路板包括多层,每层可编程逻辑电路板上包括多个引脚组,每个引脚组包括多个引脚,每个引脚组之间形成一预设留空空间。
[0008]在可选的实施例中,每个引脚组对应一交互功能,所述多个引脚组为网卡信号引脚组、数据输出引脚组、控制信号行信号引脚组、串行外围接口信号引脚组、控制信号引脚组、调试信号引脚组、时钟信号引脚组以及配置加载信号引脚组中的至少一个。
[0009]在可选的实施例中,所述每个所述留空空间的大小相同或不同,具体的,可以根据需求预留1到10个引脚位,这样当一个引脚组需要加入更多引脚时,或者将某些相同功能的引脚加入对应的引脚组时,即可在该组内的留空空间设置引脚位。
[0010]在可选的实施例中,所述可编程逻辑电路板包括四层,第一层可编程逻辑电路板上包括网卡信号引脚组、数据输出引脚组、控制信号行信号引脚组、控制信号引脚组以及调试信号引脚组,第二层可编程逻辑电路板上包括串行外围接口信号引脚组、时钟信号引脚组以及配置加载信号引脚组,第三层可编程逻辑电路板上包括电源引脚组,第四层可编程逻辑电路板上包括接地引脚组,本申请在此不做赘述。
[0011]在可选的实施例中,所述可编程逻辑电路板包括两层,其中一层可编程逻辑电路板包括网卡信号引脚组、数据输出引脚组、控制信号行信号引脚组、控制信号引脚组、调试信号引脚组,另一层可编程逻辑电路板包括串行外围接口信号引脚组、时钟信号引脚组以
及配置加载信号引脚组、电源引脚组和接地引脚组。
[0012]在可选的实施例中,所述引脚的总数为213个或者256个。
[0013]在可选的实施例中,所述微处理器包括CM3内核,所述总线为AHB总线,所述引脚组还包括:CM3核调试引脚组,所述可编程逻辑电路板与所述CM3内核之间通过AHB总线耦接。
[0014]在可选的实施例中,所述引脚组还包括:端口物理层配置引脚组。
[0015]在可选的实施例中,所述引脚组还包括:模数转换芯片引脚组。
[0016]本申请第二方面实施例提供一种显示屏交互系统,包括显示屏以及如上所述的显示屏接收设备,所述显示屏的信号输入接口与所述显示屏接收设备的所述视频信号接口耦接。
[0017]由上述技术方案可知,本申请提供的一种显示屏接收设备及系统,通过将微处理器和存储芯片封装固定在可编程逻辑电路板上,从而大大减少微处理器与存储芯片之间需要的通信走线,之后再将每个引脚按照功能分为引脚组,每个引脚组之间形成预设留空空间,相较于目前密集的引脚布局,可以方便进行引脚调节,让两层板走线设计更为容易,有助于帮助两层板设计,另一方面通过可编程逻辑电路板内部总线控制MCU、FPGA以及存储芯片之间的信号传输,使得三者信号传输不会受到干扰。
附图说明
[0018]为了更清楚地说明本申请实施例或现有技术中的技术方案,下面将对实施例或现有技术描述中所需要使用的附图作简单地介绍,显而易见地,下面描述中的附图是本申请的一些实施例,对于本领域普通技术人员来讲,在不付出创造性劳动的前提下,还可以根据这些附图获得其他的附图。
[0019]图1是本申请实施例中现有技术中一种显示屏接收设备的模块结构示意图。
[0020]图2是本申请实施例中一种显示屏接收设备的模块结构示意图。
[0021]图3是本申请实施例中可编程逻辑电路板引脚分布示意图。
具体实施方式
[0022]为了使本专利技术所要解决的技术问题、技术方案及有益效果更加清楚明白,以下结合附图及实施例,对本专利技术进行进一步详细说明。应当理解,此处所描述的具体实施例仅仅用以解释本专利技术,并不用于限定本专利技术。
[0023]此外,术语“第一”、“第二”仅用于描述目的,而不能理解为指示或暗示相对重要性或者隐含指明所指示的技术特征的数量。由此,限定有“第一”、“第二”的特征可以明示或者隐含地包括一个或者更多个该特征。在本专利技术的描述中,“多个”的含义是两个或两个以上,除非另有明确具体的限定。需要说明的是,本申请公开的显示面板的像素驱动电路可用于显示
,也可用于除显示
之外的任意领域,本申请公开的显示面板的像素驱动电路的应用领域不做限定。
[0024]如图1,目前的显示屏接收设备包括的MCU(Microcontroller Unit,微控制单元)微处理器、存储芯片与FPGA(Field Programmable Gate Array,现场可编程门阵列)上的走线较多,为了合理布局,FPGA需要采用四板设置,且四板设计的走线布局紧密,这样MCU、FPGA以及存储芯片之间的信号传输容易受到干扰。
[0025]基于此,本申请的核心构思是将微处理器和存储芯片封装固定在可编程逻辑电路板上,从而大大减少微处理器与存储芯片之间需要的通信走线,之后再将每个引脚按照功能分为引脚组,每个引脚组之间形成预设留空空间,相较于目前密集的引脚布局,可以方便进行引脚调节,让两层板走线设计更为容易,有助于帮助两层板设计,另一方面通过可编程逻辑电路板内部总线控制MCU、FPGA以及存储芯片之间的信号传输,使得三者信号传输不会受到干扰。
[0026]下面请参见图2至图3对本申请进行详细说明。
[0027]如图2所示,本申请第一方面实施例提供一种显示屏接收设备,包括:视频信号接口1;以及可编程逻辑电路板2,所述可编程逻辑电路板2耦接所述视频信号接口1,且所述可编程逻辑电路板2上封装有微处理器21和存储芯片22,所述微处理器21和存储芯片22通过所述可编程逻辑电路板2上的本文档来自技高网
...

【技术保护点】

【技术特征摘要】
1.一种显示屏接收设备,其特征在于,包括:视频信号接口;以及可编程逻辑电路板,所述可编程逻辑电路板耦接所述视频信号接口,且所述可编程逻辑电路板上封装有微处理器和存储芯片,所述微处理器和所述存储芯片通过所述可编程逻辑电路板上的总线进行数据传输;其中所述可编程逻辑电路板包括多层,每层可编程逻辑电路板上包括多个引脚组,每个引脚组包括多个引脚,每个引脚组之间形成设定留空空间。2.根据权利要求1所述的显示屏接收设备,其特征在于,每个引脚组对应交互功能,所述多个引脚组为网卡信号引脚组、数据输出引脚组、控制信号行信号引脚组、串行外围接口信号引脚组、控制信号引脚组、调试信号引脚组、时钟信号引脚组以及配置加载信号引脚组中的至少一个。3.根据权利要求1所述的显示屏接收设备,其特征在于,所述每个所述留空空间的大小相同或不同。4.根据权利要求2所述的显示屏接收设备,其特征在于,所述可编程逻辑电路板包括四层,第一层可编程逻辑电路板上包括网卡信号引脚组、数据输出引脚组、控制信号行信号引脚组、控制信号引脚组以及调试信号引脚组,第二层可编程逻辑电路板上包括串行外围接口信号引脚组、时钟信号引脚组以及配置加载信号引脚组,第三层可编程逻辑电路板上包括电源...

【专利技术属性】
技术研发人员:赵伟刚周飞张虎威韦桂锋
申请(专利权)人:西安诺瓦星云科技股份有限公司
类型:新型
国别省市:

网友询问留言 已有0条评论
  • 还没有人留言评论。发表了对其他浏览者有用的留言会获得科技券。

1