当前位置: 首页 > 专利查询>暨南大学专利>正文

基于AVS的环路滤波器的硬件实现方法技术

技术编号:3580486 阅读:239 留言:0更新日期:2012-04-11 18:40
本发明专利技术公开了一种基于AVS的环路滤波器的硬件实现方法。它将传统行列转换结构中80个8位可控寄存器修改为80个8位纯寄存器。垂直滤波时数据不需要从最左端输入,只需从p2的左端输入即可,水平缓冲6个周期后即可再进行垂直缓冲。左右两边的寄存组还可以在一维滤波模块进行复用。行列转换将垂直数据转换成水平数据,使得一维滤波模块能统一处理水平和垂直数据,具有节约资源,减少了近一半的面积,同时也极大的减少时钟周期和降低了模块功耗的优点。环路滤波器中的时序控制模块中采用Mealy状态机来实现,根据不同的边界强度(BS)值,控制处理过程的状态转移,达到了对数据的合理处理和状态的自适应跳转,使系统代码易于维护。

【技术实现步骤摘要】

【技术保护点】
基于AVS的环路滤波器的硬件实现方法,该方法将所述环路滤波器设计成一个处理模块,所述处理模块包括行列转换模块、一维滤波模块、时序控制模块、参数计算模块和RAM,由系统总线将预处理的数据预先存入RAM中,所述行列转换模块将垂直数据转换成水平数据,并将水平数据输出给所述一维滤波模块进行滤波,一维滤波模块无需考虑数据在每帧图像中的位置,同时也无需存储当前宏块和左或上边的宏块,位置信号由时序控制模块统一发出的地址信号决定,其特征在于将所述行列转换模块分为三大部分:p7~p3的5列寄存器缓冲、p2~q2的6列行列转换寄存器组和q3~q7的5列寄存器缓冲;水平滤波时,数据从第一行缓冲到最后一行,一共需要8个时钟周期;垂直滤波时,数据不需要从行列转换模块的最左端输入,只需从p2的左端输入,水平缓冲6个周期后再进行垂直缓冲。

【技术特征摘要】

【专利技术属性】
技术研发人员:易清明张超石敏
申请(专利权)人:暨南大学
类型:发明
国别省市:81[中国|广州]

网友询问留言 已有0条评论
  • 还没有人留言评论。发表了对其他浏览者有用的留言会获得科技券。

1