【技术实现步骤摘要】
用于系统级初始化的方法、系统和装置
本专利技术涉及支持传送基于链路的系统的初始化值的有效利用的系统。
技术介绍
基于前端总线(FSB)的现有系统不允许个人总线元件的热插拨。同样,现有系统由于传送初始化值而苦于引脚限制,并且由于初始POC值不正确而苦于执行多次热复位。
技术实现思路
根据本专利技术的第一方面,提供了一种在点到点(pTp)体系结构中上电清除(POC)值的装置,包含:从多个母线(strap)中导出所述POC值的I/O代理;以及将所述POC值经由多个点到点链路转发给遵循所述pTp体系结构的多个处理器的I/O代理。根据本专利技术的第二方面,提供了一种在点到点(pTp)体系结构中建立上电清除(POC)值的方法,包含:从多个母线中导出所述POC值;以及向多个处理器发送所述POC值。根据本专利技术的第三方面,提供了一种在点到点(pTp)体系结构中建立上电清除(POC)值的方法,包含:输入输出(IO)代理从本地非易失性存储器(NVM)或者固件空间之一中获得所述POC值;以及向多个处理器转发所述POC值。根据本专利技术的第四方面,提供了一种在点到点(pTp)体系结构中建 ...
【技术保护点】
一种在点到点(pTp)体系结构中上电清除(POC)值的装置,包含:从多个母线中导出所述POC值的I/O代理;以及将所述POC值经由多个点到点链路转发给遵循所述pTp体系结构的多个处理器的I/O代理。
【技术特征摘要】
US 2004-12-13 11/0118011.一种在点到点(pTp)体系结构中上电清除(POC)值的装置,包含:从多个母线中导出所述POC值的I/O代理;以及将所述POC值经由多个点到点链路转发给遵循所述pTp体系结构的多个处理器的I/O代理。2.根据权利要求1所述的装置,其中所述POC值是以下之一:平台输入时钟对核心时钟比、启动/禁用LT、可配置重新启动、烧入初始化模式、禁用超线程、系统BSP插槽指示以及平台拓扑指数。3.一种在点到点(pTp)体系结构中建立上电清除(POC)值的方法,包含:从多个母线中导出所述POC值;以及向多个处理器发送所述POC值。4.根据权利要求3所述的方法,其中所述POC值是以下之一:平台输入时钟对核心时钟比、启动/禁用LT、可配置重新启动、烧入初始化模式、禁用超线程、系统BSP插槽指示以及平台拓扑指数。5.根据权利要求3所述的方法,其中所述pTp体系结构遵循分层协议方案。6.一种在点到点(pTp)体系结构中建立上电清除(POC)值的方法,包含:输入输出(IO)代理从本地非易失性存储器(NVM)或者固件空间之一中获得所述POC值;以及向多个处理器转发所述POC值。7.根据权利要求6所述的方法,其中所述POC值是以下之一:平台输入时钟对核心时钟比、启动/禁用LT、可配置重新启动、烧入初始化模式、禁用超线程、系统BSP插槽指示以及平台拓扑指数。8.根据权利要求6所述的方法,其中所述pTp体系结构遵循分层协议方案。9.一种在点到点(pTp)体系结构中建立上电清除(POC)值的方法,包含:输入输出(IO)代理利用协议从下行芯片组中获得所述POC值;以及所述IO代理在点到点链路初始化之前获得所述POC值。10.根据权利要求9所述的方法,其中所述POC值是以下之一:平台输入时钟对核心时钟比、启动/禁用LT、可配置重新启动、烧入初始化模式、禁用超线程、系统BSP插槽指示以及平台拓扑指数。11.根据权利要求9所述的方法,其中所述pTp体系结构遵循分层协议方案。12.一种用于元件或系统的链路层初始化的方法,包含:初始化物理层以允许第一和第二代理之间信息的电传送;通过交换链路层控制消息和初始化的多个控制迁移而执行第一和第二代理的链路层初始化;以及发送一个或多个控制迁移以初始化遵循pTp体系结构的元件。13.根据权利要求12所述的方法,其中所述链路层初始化的所述控制迁移包含:迁移结构的值、错误检测和恢复策略、交叉策略、虚通道以及流控制能力。14.根据权利要求12所述的方法,其中所述初始化的所述控制迁移包含下述内容:i)SBSP指示器、内置自测试(BIST)、处理器对平台时钟比、外部固件认证、烧入测试,ii)核心的指示,应该保持待用以便避免损坏核心或实现特许限制和按需容量的特征,iii)平台拓扑指数,其可由固件来使用以便利用来自所述固件、非易失性存储器(NVM)或其他平台资源的数据而获得用于对路由选择表及其他互连结构编程的值,iv)向存储器控制器保存存储器内容的指示,v)向IO代理的指示,该指示是处理器插槽包括桥、集线器以及自所述IO代理逻辑下行的设备。15.一种用于元件或系统的链路层初始化的方法,包含:初始化物理层以允许在第一和第二代理之间电传送信息;通过交换链路层控制消启、和初始化的多个控制迁移而执行第一和第二代理的链路层初始化;以及从IO代理向CPU发送一个或多个控制迁移以初始化遵循pTp体系结构的元件。16.根据权利要求15所述的方法,其中所述链路层初始化的所述控制迁移包含:迁移结构的值、错误检测和恢复策略、交叉策略、虚通道以及流控制能力。17.根据权利要求15所述的方法,其中所述初始化的所述控制迁移包含下述内容:i)SBSP指示器、内置自测试(BIST)、处理器对平台时钟比、外部固件认证、烧入测试,ii)核心的指示,应该保持待用以便避免损坏核心或实现特许限制和按需容量的特征,iii)平台拓扑指数,其可由固件来使用以便利用来自所述固件、非易失性存储器(NVM)或其他平台资源的数据而获得用于对路由选择表及其他互连结构编程的值,iv)向存储器控制器的保存存储器内容的...
【专利技术属性】
技术研发人员:M阿亚,S陈努帕蒂,A库马,J亚亚辛哈,M纳奇穆图,P曼纳瓦,
申请(专利权)人:英特尔公司,
类型:发明
国别省市:US[美国]
还没有人留言评论。发表了对其他浏览者有用的留言会获得科技券。